(Continued from preceding page)
Addr.
(last
Register
Bit names
byte)
name
Bit 7
Bit 6
Bit 5
Bit 4
Bit 3
Bit 2
Bit 1
Bit 0
Module
H'E0
ADDRA
A/D
H'E1
—
—
—
—
—
—
—
—
—
H'E2
ADDRB
H'E3
—
—
—
—
—
—
—
—
—
H'E4
ADDRC
H'E5
—
—
—
—
—
—
—
—
—
H'E6
ADDRD
H'E7
—
—
—
—
—
—
—
—
—
H'E8
ADCSR
ADF
ADIE
ADST
SCAN
CKS
CH2
CH1
CH0
H'E9
—
—
—
—
—
—
—
—
—
H'EA
ADCR
TRGE
—
—
—
—
—
—
CHS
H'EB
—
—
—
—
—
—
—
—
—
H'EC
—
—
—
—
—
—
—
—
—
—
H'ED
—
—
—
—
—
—
—
—
—
H'EE
—
—
—
—
—
—
—
—
—
H'EF
—
—
—
—
—
—
—
—
—
H'F0
—
—
—
—
—
—
—
—
—
—
H'F1
—
—
—
—
—
—
—
—
—
H'F2
—
—
—
—
—
—
—
—
—
H'F3
—
—
—
—
—
—
—
—
—
H'F4
—
—
—
—
—
—
—
—
—
H'F5
—
—
—
—
—
—
—
—
—
H'F6
—
—
—
—
—
—
—
—
—
H'F7
—
—
—
—
—
—
—
—
—
H'F8
—
—
—
—
—
—
—
—
—
H'F9
—
—
—
—
—
—
—
—
—
H'FA
—
—
—
—
—
—
—
—
—
H'FB
—
—
—
—
—
—
—
—
—
H'FC
—
—
—
—
—
—
—
—
—
H'FD
—
—
—
—
—
—
—
—
—
H'FE
—
—
—
—
—
—
—
—
—
H'FF
—
—
—
—
—
—
—
—
—
Note: A/D: Analog-to-Digital converter
289
Summary of Contents for H8/326 Series
Page 67: ...58 ...
Page 121: ...112 ...
Page 274: ... 3 Clock Settling Timing Ø VCC RES STBY tOSC1 tOSC1 Figure 14 8 Clock Setting Timing 265 ...
Page 279: ...270 ...