![Freescale Semiconductor MCF54455 Reference Manual Download Page 26](http://html1.mh-extra.com/html/freescale-semiconductor/mcf54455/mcf54455_reference-manual_2330541026.webp)
Freescale Semiconductor
xxi
31.3.3 DSPI Clock and Transfer Attributes Registers 0–7 (DSPI_CTAR
) . . . . . . . . 31-8
31.3.4 DSPI Status Register (DSPI_SR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31-14
31.3.5 DSPI DMA/Interrupt Request Select and Enable Register (DSPI_RSER) . . 31-16
31.3.6 DSPI Push Transmit FIFO Register (DSPI_PUSHR) . . . . . . . . . . . . . . . . . . 31-17
31.3.7 DSPI Pop Receive FIFO Register (DSPI_POPR) . . . . . . . . . . . . . . . . . . . . 31-19
31.3.8 DSPI Transmit FIFO Registers 0–15 (DSPI_TXFR
) . . . . . . . . . . . . . . . . . . 31-19
31.3.9 DSPI Receive FIFO Registers 0–15 (DSPI_RXFR
) . . . . . . . . . . . . . . . . . . 31-20
31.4.1 Start and Stop of DSPI Transfers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31-21
31.4.2 Serial Peripheral Interface (SPI) Configuration . . . . . . . . . . . . . . . . . . . . . . . 31-22
31.4.3 DSPI Baud Rate and Clock Delay Generation . . . . . . . . . . . . . . . . . . . . . . . 31-25
31.4.4 Transfer Formats . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31-28
31.4.5 Continuous Serial Communications Clock . . . . . . . . . . . . . . . . . . . . . . . . . . 31-34
31.4.6 Interrupts/DMA Requests . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31-35
31.4.7 Power Saving Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31-37
31.5.1 How to Change Queues . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31-38
31.5.2 Switching Master and Slave Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31-38
31.5.3 Baud Rate Settings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31-38
31.5.4 Delay Settings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31-39
31.5.5 Calculation of FIFO Pointer Addresses . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31-40
32.1.1 Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32-1
32.1.2 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32-2
32.3.1 UART Mode Registers 1 (UMR1
) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32-5
32.3.2 UART Mode Register 2 (UMR2
) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32-6
32.3.3 UART Status Registers (USR
) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32-8
32.3.4 UART Clock Select Registers (UCSR
) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32-9
32.3.5 UART Command Registers (UCR
) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32-9
32.3.6 UART Receive Buffers (URB
) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32-11
32.3.7 UART Transmit Buffers (UTB
) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32-12
32.3.8 UART Input Port Change Registers (UIPCR
) . . . . . . . . . . . . . . . . . . . . . . . 32-12
32.3.9 UART Auxiliary Control Register (UACR
) . . . . . . . . . . . . . . . . . . . . . . . . . . 32-13
32.3.10 UART Interrupt Status/Mask Registers (UISR
/UIMR
n
) . . . . . . . . . . . . . . . 32-13
32.3.11 UART Baud Rate Generator Registers (UBG1
/UBG2
n
) . . . . . . . . . . . . . . . 32-15
32.3.12 UART Input Port Register (UIP
) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32-15
32.3.13 UART Output Port Command Registers (UOP1
/UOP0
n
) . . . . . . . . . . . . . . 32-16
Summary of Contents for MCF54455
Page 33: ...xxviii Freescale Semiconductor ...
Page 67: ...Freescale Semiconductor 1 ...
Page 125: ...Freescale Semiconductor 1 ...
Page 145: ...Enhanced Multiply Accumulate Unit EMAC 5 21 Freescale Semiconductor ...
Page 173: ...Cache 6 28 Freescale Semiconductor ...
Page 179: ...Static RAM SRAM 7 6 Freescale Semiconductor ...
Page 207: ...Power Management 9 16 Freescale Semiconductor ...
Page 323: ...Reset Controller Module 13 8 Freescale Semiconductor ...
Page 389: ...Pin Multiplexing and Control 16 44 Freescale Semiconductor ...
Page 575: ...PCI Bus Controller 22 58 Freescale Semiconductor ...
Page 600: ...Advanced Technology Attachment ATA Freescale Semiconductor 23 25 ...
Page 601: ...Freescale Semiconductor 1 ...
Page 842: ...I2 C Interface Freescale Semiconductor 33 16 ...
Page 843: ...Freescale Semiconductor 1 ...
Page 921: ...Revision History A 6 Freescale Semiconductor ...