C I RC U IT DESC R I PTIONS
Number
6-1
6-2
6-3
6-4
6-A1 a
6-A1 b
6-A1 c
6-A1 d
6-A1 e .
6-A2
6-A3b
6-A4
6-A5a
6-A5b
6-A5c
6-A5d
6-A7
6-A8a
6-A8b
6-A9a
6-A9b
6-A1 5
6-A1 8
6-A30
6-A31 a
6-A31 b
6-A32a
6-A32b
6-A32c
6-A33
Figures
Title
Waveform Recorder
Two Channel Waveform Recorder with Sour<;e . . . . . . . . . . . . . . . . . . .
Two Channel, Fixed Span Analyzer with Source . . . . . . . . . . . . . . . . . .
HP 3562A Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Digital Source Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
.
Timing Control Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Phase Resolution Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Burst Control Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Digital Source Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
System CPU/H PI B Block Diagram
.
. . . . . . . .
.
. . . . .
.
.
. . . . . .
'
.
'
.
ROM
Diagram .
. .
�
. . . . .
. .
..
.
Program ROM-Blnck Diagram
.
. . . . .
.
.
.
. . . . .
.
.
. .
. . . . . . . .
.
. . . .
.
.
Local Oscillator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
System B lock Diagram Referenced to the Digital Filter Boards . . . .
.
Zoom Implementation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
A5 Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
A6 Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
FPP B l ock Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
G l obal RAM Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Displ ay Contro ll er/Interface Block Diagram . . . . . . . . . . . . . . . . . . . . .
.
Fast Fourier Transform Processor Block Diagram . . . . . . . . . . . . . . . . .
Address Generation Block'Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Keyboard Block Diagram . . . . . . .. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
.
Power Supply Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
.
Analog Source . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Trigger Level Block Diagram . . . . . . . . . . . . . . . : .
.
. .
.
. . . .
.
.
.
.
.
. . . . .
Trigger Clock Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Track & Hold Input vs. Output . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Process Switch Output; TP4Q5 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Analog Digital Converter Block Diagram . .
.
.
' 0 ' • • • • • • • • • • • • • • • • • •
Input Block magram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MODEL 3562A
Page
6-2
6-3/6-4
6-7/6-8
6-9/6-1 0
6-1 3/6-1 4
6-1 5/6-1 6
6-1 8
6-1 9
6-25/6-26
6-35/6-36
6=3716=38
6-43/6-44
6-45
6-46
6-47/6-48
6-51
6-65/6-66
6-73/6-74
6-73/6-74
6-85/6-86
6-87/6-88
6-93/6-94
6-97/6-98
6-1 03/6-1 04
6-1 07/6-1 08 .
6-1 1 1 /6-1 1 2
6-1 1 6
6-1 1 7
6-1 21 /6-1 22
6-1 25/6-1 26
Summary of Contents for 3562A
Page 2: ......
Page 6: ......
Page 16: ...GEN ERAL INFORMATION MODEL 3562 T bJe 1 3 Specifications cont 1 10 ...
Page 20: ......
Page 24: ......
Page 126: ......
Page 128: ......
Page 150: ......
Page 152: ......
Page 160: ......
Page 196: ......
Page 198: ......
Page 206: ......
Page 207: ...MODEL 3562A CR Cl ...
Page 209: ...MODE L 3562A Cl ...
Page 211: ... ...
Page 213: ...r A1 a pQWERSuP PLY I 03562 66518 REV A REV 8 8MPOUT 58 58 FRONT REAR P ANEL ii O N ...
Page 214: ... C401 8S1 15ISI t 1 J400 ...
Page 217: ... ...
Page 220: ......
Page 221: ... ...
Page 224: ...A3 CQVLCLI A3 ...
Page 231: ...S V InO 3J nOS N I l3 3 1 1 1X3 NI 31dWVS lX3 H l 1 3 NNVH I 0 Ioe J ...
Page 237: ...Sample Clock SAMP DS DATA oe _ _ _ _ _ BUS NOTE FULL SPA BASi BAI MODE ...
Page 246: ......
Page 259: ...WRITEL A22L l cc E Vl 8 MHz A23L ASL Inverting A1L A21 L D rivers r ...
Page 305: ...c c I O Sequencer S r J Sequence Decoder ...
Page 320: ......
Page 324: ...EXT TRIGGER TRIG 1 TRIG 2 CALTRIG CNTLD COMI W CNTCLK LDTRGL RESETL ...
Page 327: ... RH r I N EXT BUFFER SAMPLE _ _ _ IN ...
Page 450: ......
Page 488: ......
Page 492: ......
Page 536: ......
Page 552: ......
Page 570: ......