124
Virtex-4 QV FPGA Ceramic Packaging
UG496 (v1.1) June 8, 2012
Chapter 2: Pinout Tables
R
2
IO_L23N_VRP_LC_2
AU21
2
IO_L24P_CC_LC_2
AN18
2
IO_L24N_CC_LC_2
AP17
2
IO_L25P_CC_LC_2
AM23
2
IO_L25N_CC_LC_2
AN22
2
IO_L26P_LC_2
AW17
2
IO_L26N_LC_2
AV17
2
IO_L27P_LC_2
AK23
2
IO_L27N_LC_2
AL23
2
IO_L28P_LC_2
AU17
2
IO_L28N_VREF_LC_2
AU16
2
IO_L29P_LC_2
AG23
2
IO_L29N_LC_2
AH23
2
IO_L30P_LC_2
AN17
2
IO_L30N_LC_2
AM17
2
IO_L31P_LC_2
AH22
2
IO_L31N_LC_2
AJ22
2
IO_L32P_LC_2
AK17
2
IO_L32N_LC_2
AL16
2
IO_L33P_LC_2
AE23
2
IO_L33N_LC_2
AF23
2
IO_L34P_LC_2
AW16
2
IO_L34N_LC_2
AW15
2
IO_L35P_LC_2
AC22
2
IO_L35N_LC_2
AC20
2
IO_L36P_LC_2
AT16
2
IO_L36N_VREF_LC_2
AT15
2
IO_L37P_LC_2
AU23
2
IO_L37N_LC_2
AV23
2
IO_L38P_LC_2
AR16
2
IO_L38N_LC_2
AP16
2
IO_L39P_LC_2
AR23
2
IO_L39N_LC_2
AT23
2
IO_L40P_CC_LC_2
AK16
2
IO_L40N_CC_LC_2
AJ16
3
IO_L1P_GC_CC_LC_3
P20
3
IO_L1N_GC_CC_LC_3
N20
Table 2-4:
CF1509 Package Pinout (LX200) (Cont’d)
Bank
Pin Description
Pin Number
No Connect