
Appendix E Synchronous DRAM Address Multiplexing Tables
SH7751 Group, SH7751R Group
Page 1116 of 1128
R01UH0457EJ0301 Rev. 3.01
Sep 24, 2013
(10) BUS 32
(256M: 4M × 16b × 4) × 2
*
AMX
6
AMXEXT1
256M,
column-addr-9bit 64MB
LSI Address Pins
RAS Cycle
CAS Cycle
Synchronous DRAM
Address Pins
Function
A16 A25 A25 A14
A15 A24 A24 A13
BANK selects bank address
A14 A23 0
A12
A13 A22 0
A11
A12
A21
H/L
A10
Address precharge setting
A11 A20 0
A9
A10 A19 A10 A8
A9 A18
A9 A7
A8 A17
A8 A6
A7 A16
A7 A5
A6 A15
A6 A4
A5 A14
A5 A3
A4 A13
A4 A2
A3 A12
A3 A1
A2 A11
A2 A0
Address
A1 Not
used
A0 Not
used