SH7751 Group, SH7751R Group
Appendix E Synchronous DRAM Address Multiplexing Tables
R01UH0457EJ0301 Rev. 3.01
Page 1113 of 1128
Sep 24, 2013
(7)
BUS 32
(64M: 512k × 32b × 4) × 1
*
AMX
4
64M,
column-addr-8bit 8MB
LSI Address Pins
RAS Cycle
CAS Cycle
Synchronous DRAM
Address Pins
Function
A15
A14 A22 A22 A12
A13 A21 A21 A11
BANK selects bank address
A12
A20
H/L
A10
Address precharge setting
A11 A19 0
A9
A10 A18 0
A8
A9 A17
A9 A7
A8 A16
A8 A6
A7 A15
A7 A5
A6 A14
A6 A4
A5 A13
A5 A3
A4 A12
A4 A2
A3 A11
A3 A1
A2 A10
A2 A0
Address
A1 Not
used
A0 Not
used