Interrupt Disable
Interrupt Enable
int0_list0_int_stat[0]
int0_list0_int_mask[0]
vpdma_int0_list0_complete_raw
int0_list0_int_stat[1]
int0_list0_int_mask[1]
vpdma_int0_list0_notify_raw
int0_list0_int_stat[2]
int0_list0_int_mask[2]
vpdma_int0_list1_complete_raw
int0_list0_int_stat[3]
int0_list0_int_mask[3]
vpdma_int0_list1_notify_raw
int0_list0_int_stat[4]
int0_list0_int_mask[4]
vpdma_int0_list2_complete_raw
int0_list0_int_stat[5]
int0_list0_int_mask[5]
vpdma_int0_list2_notify_raw
int0_list0_int_stat[6]
int0_list0_int_mask[6]
vpdma_int0_list3_complete_raw
int0_list0_int_stat[7]
int0_list0_int_mask[7]
vpdma_int0_list3_notify_raw
int0_list0_int_stat[8]
int0_list0_int_mask[8]
vpdma_int0_list4_complete_raw
int0_list0_int_stat[9]
int0_list0_int_mask[9]
vpdma_int0_list4_notify_raw
int0_list0_int_stat[10]
int0_list0_int_mask[10]
vpdma_int0_list5_complete_raw
int0_list0_int_stat[11]
int0_list0_int_mask[11]
vpdma_int0_list5_complete_raw
Interrupt Status Raw/Set Register
VPDMA
VPDMA
VPDMA
VPDMA
VPDMA
VPDMA
VPDMA
VPDMA
VPDMA
VPDMA
VPDMA
VPDMA
int0_list0_int_stat[12]
int0_list0_int_mask[12]
vpdma_int0_list6_complete_raw
int0_list0_int_stat[13]
int0_list0_int_mask[13]
vpdma_int0_list6_notify_raw
int0_list0_int_stat[14]
int0_list0_int_mask[14]
vpdma_int0_list7_complete_raw
int0_list0_int_stat[15]
int0_list0_int_mask[15]
vpdma_int0_list7_notify_raw
int0_list0_int_stat[31:16]
int0_list0_int_mask[31:16]
vpdma_int0_descriptor_raw
dei_fmd_int_raw
fiq_status[13:0]
MASK
vin0_parser_int_raw
VPDMA
VPDMA
VPDMA
VPDMA
VPDMA
DEI
VIP_PARSER0
dei_fm_int
fiq_mask[13:0]
fiq_clear[13:0]
Interrupt Disable
Interrupt Enable
fiq_status[13:0]
dvo1_int0 (Start of Vertical Blanking Interrupt)
dvo1_int1 (End of Vertical Blanking Interrupt)
dvo1_int2 (Start of Frame Interrupt)
MASK
vin1_parser_int_raw
VIP_PARSER1
fiq_mask[13:0]
fiq_clear[13:0]
vout1_int0 _raw
DVO1
vout1_int1 _raw
DVO1
vout1_int2 _raw
DVO1
Module
Name
Module Level
STATUS
Module Level
MASK
HDVPSS Level STATUS
Description of the Subsystem
57
SPRUHI7A – December 2012 – Revised June 2016
Copyright © 2012–2016, Texas Instruments Incorporated
High-Definition Video Processing Subsystem (HDVPSS)
Figure 1-13. Module to HDVPSS Interrupt Mapping Level 1