Preface
PCVisionplus
Hardware Reference
xiii
Rev 02; February 8, 2002
4.1.1 DAC Interface
4–1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.1.2 ADC Reference DACs
4–2
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.1.3 DC Restore Reference DAC
4–3
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.1.4 Sync Stripper Horizontal Line Rate
4–3
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2 PLL Registers
4–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.1 PLL Interface
4–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.2 PLL Serial Write Cycles
4–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.3 PLL Serial Read Cycles
4–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.4 PLL Register 0 (PLLA0)
4–6
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.4.1 FeedBack Divider (FDIV) R/W
4–6
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.5 PLL Register 1 (PLLA1)
4–6
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.5.1 Feedback Sync Pulse Low (LO) R/W
4–6
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.6 PLL Register 2 (PLLA2)
4–6
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.6.1 Feedback Sync Pulse High (HI) R/W
4–7
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.7 PLL Register 3 (PLLA3)
4–7
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.7.1 Reference Divider (RDIV) R/W
4–7
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.7.2 Reference Polarity (REFPOL) R/W
4–7
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.8 PLL Register 4 (PLLA4)
4–8
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.8.1 VCO Gain (VCO) R/W
4–8
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.8.2 Phase Frequency Detector Gain (PFD) R/W
4–9
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.8.3 Phase Frequency Detector Enable (PDEN) R/W
4–9
. . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.8.4 Loop Filter Select (INTFLT) R/W
4–9
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.8.5 VCO Select (INTVCO) R/W
4–9
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.8.6 Feedback Divider Clock Select (CLKSEL) R/W
4–9
. . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.9 PLL Register 5 (PLLA5) R/W
4–10
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.9.1 Feedback Select (FBKSEL) R/W
4–10
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.9.2 Feedback Polarity (FBKPOL) R/W
4–10
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.9.3 Addition of 1 VCO cycle (ADD) R/W
4–10
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.9.4 Removal of 1 VCO cycle (SWLW) R/W
4–10
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.9.5 Output Post Scaler (PDA) R/W
4–11
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.9.6 Feedback Post Scaler (PDB) R/W
4–11
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.9.7 Fine Phase Adjust Lead/Lag (LDLG) R/W
4–11
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.9.8 Fine Phase Adjust Enable (FINEEN) R/W
4–11
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.10 PLL Register 6 (PLLA6)
4–12
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.10.1 Load Counter (LCOUNT) R/W
4–12
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.10.2 Output 1 Select (OMUX1) R/W
4–12
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.10.3 Output 2 Select (OMUX2) R/W
4–13
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.2.10.4 Output 3 Select (OMUX3) R/W
4–13
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Artisan Technology Group - Quality Instrumentation ... Guaranteed | (888) 88-SOURCE | www.artisantg.com