CHAPTER 6 BUS CONTROL
User’s Manual U14272EJ3V0UM
119
6.3.2 Connection to external ROM (x 16) devices
The ADD(21:0) pins are connected to the address line ADD(21:0) inside the V
R
4181 during DRAM accesses.
However, during ROM or flash memory accesses, they are connected to the address line ADD(22:1) inside the
V
R
4181. This allows providing a greater address space capacity for ROM or flash memory.
ROM address pin
32 Mbit ROM (2 Mbits x 16)
64 Mbit ROM (4 Mbits x 16)
V
R
4181 pin
CPU core physical
address line
V
R
4181 pin
CPU core physical
address
A21
ADD21
adr22
A20
ADD20
adr21
ADD20
adr21
A19
ADD19
adr20
ADD19
adr20
A18
ADD18
adr19
ADD18
adr19
A17
ADD17
adr18
ADD17
adr18
A16
ADD16
adr17
ADD16
adr17
A15
ADD15
adr16
ADD15
adr16
A14
ADD14
adr15
ADD14
adr15
A13
ADD13
adr14
ADD13
adr14
A12
ADD12
adr13
ADD12
adr13
A11
ADD11
adr12
ADD11
adr12
A10
ADD10
adr11
ADD10
adr11
A9
ADD9
adr10
ADD9
adr10
A8
ADD8
adr9
ADD8
adr9
A7
ADD7
adr8
ADD7
adr8
A6
ADD6
adr7
ADD6
adr7
A5
ADD5
adr6
ADD5
adr6
A4
ADD4
adr5
ADD4
adr5
A3
ADD3
adr4
ADD3
adr4
A2
ADD2
adr3
ADD2
adr3
A1
ADD1
adr2
ADD1
adr2
A0
ADD0
adr1
ADD0
adr1