7-19
PERIPHERAL SUBSYSTEM
Figure 7-9. Basic I/O Interface Block Diagram
Clock
CLK
ADS#
M/IO#
D/C#
W/R#
RDY#
ADS#
M/IO#
D/C#
W/R#
RDY#
Intel486™
CPU
Bus Control
and Ready
IOCYC
EN
Address
Decoder
CS1#
CS0#
INTA
RECOV
IOR#
IOW#
CS0#
CS1#
OE#
Data
Transceiver
DIR
Data
Bus
CS0#
RD#
WR#
A2
I/O #2
(32-Bit)
I/O #1
(32-Bit)
RD#
WR#
A2
CS1#
32
32
32
4
(To Interrupt Controller)
Data
Bus
Addr
Bus
BE3#–
BE0#
Содержание Embedded Intel486
Страница 16: ......
Страница 18: ......
Страница 26: ......
Страница 28: ......
Страница 42: ......
Страница 44: ......
Страница 62: ......
Страница 64: ......
Страница 138: ......
Страница 139: ...5 Memory Subsystem Design Chapter Contents 5 1 Introduction 5 1 5 2 Processor and Cache Feature Overview 5 1 ...
Страница 140: ......
Страница 148: ......
Страница 150: ......
Страница 170: ......
Страница 172: ......
Страница 226: ......
Страница 228: ......
Страница 264: ......
Страница 282: ......
Страница 284: ......