DocID025202 Rev 7
RM0365
Contents
27
Nested vectored interrupt controller (NVIC) . . . . . . . . . . . . . . . . . . . . . . 205
NVIC main features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 205
SysTick calibration value register . . . . . . . . . . . . . . . . . . . . . . . . . . . . 205
Interrupt and exception vectors . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 205
Extended interrupts and events controller (EXTI) . . . . . . . . . . . . . . . . . 212
Wakeup event management . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 213
Asynchronous Internal Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 213
Functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 214
External and internal interrupt/event line mapping . . . . . . . . . . . . . . . 215
Interrupt mask register (EXTI_IMR1) . . . . . . . . . . . . . . . . . . . . . . . . . . 217
Event mask register (EXTI_EMR1) . . . . . . . . . . . . . . . . . . . . . . . . . . . 217
Rising trigger selection register (EXTI_RTSR1) . . . . . . . . . . . . . . . . . 219
Falling trigger selection register (EXTI_FTSR1) . . . . . . . . . . . . . . . . . 219
Software interrupt event register (EXTI_SWIER1) . . . . . . . . . . . . . . . 220
Pending register (EXTI_PR1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 220
Interrupt mask register (EXTI_IMR2) . . . . . . . . . . . . . . . . . . . . . . . . . . 221
Event mask register (EXTI_EMR2) . . . . . . . . . . . . . . . . . . . . . . . . . . . 221
Rising trigger selection register (EXTI_RTSR2) . . . . . . . . . . . . . . . . . 222
13.3.10 Falling trigger selection register (EXTI_FTSR2) . . . . . . . . . . . . . . . . . 222
13.3.11 Software interrupt event register (EXTI_SWIER2) . . . . . . . . . . . . . . . 223
Flexible static memory controller (FSMC) . . . . . . . . . . . . . . . . . . . . . 227
Supported memories and transactions . . . . . . . . . . . . . . . . . . . . . . . . 229
External device address mapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 230
NOR/PSRAM address mapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 231
NAND Flash memory/PC Card address mapping . . . . . . . . . . . . . . . . 232
NOR Flash/PSRAM controller . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 233
External memory interface signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . 234