Contents
RM0365
DocID025202 Rev 7
15.5.18 ADC Analog Watchdog 2 Configuration Register (ADCx_AWD2CR,
15.5.19 ADC Analog Watchdog 3 Configuration Register (ADCx_AWD3CR,
15.5.20 ADC Differential Mode Selection Register (ADCx_DIFSEL, x=1..2) . . 382
15.5.21 ADC Calibration Factors (ADCx_CALFACT, x=1..2) . . . . . . . . . . . . . . 383
ADC common registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 384
ADC Common status register (ADCx_CSR, x=12) . . . . . . . . . . . . . . . 384
ADC common control register (ADCx_CCR, x=12) . . . . . . . . . . . . . . . 386
ADC register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 389
Digital-to-analog converter (DAC1) . . . . . . . . . . . . . . . . . . . . . . . . . . . 393
DAC output buffer enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 394
DAC channel enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 395
Single mode functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 395
DAC channel conversion . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 395
DAC output voltage . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 396
Triangle-wave generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 399
DAC control register (DAC_CR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 401
DAC software trigger register (DAC_SWTRIGR) . . . . . . . . . . . . . . . . . 403
DAC channel1 data output register (DAC_DOR1) . . . . . . . . . . . . . . . . 404
DAC status register (DAC_SR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 405
DAC register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 406