Contents
RM0365
DocID025202 Rev 7
SYSCFG configuration register 1 (SYSCFG_CFGR1) . . . . . . . . . . . . 172
SYSCFG configuration register 2 (SYSCFG_CFGR2) . . . . . . . . . . . . 180
SYSCFG register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 182
Direct memory access controller (DMA) . . . . . . . . . . . . . . . . . . . . . . . 183
DMA implementation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 183
DMA functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 184
DMA transactions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 184
Programmable data width, data alignment and endians . . . . . . . . . . . 187
Error management . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 188
DMA request mapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 188
DMA interrupt status register (DMA_ISR) . . . . . . . . . . . . . . . . . . . . . . 196
DMA interrupt flag clear register (DMA_IFCR) . . . . . . . . . . . . . . . . . . 197
DMA register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 202