
INDEX
INDEX-6
Bus signals . . . . . . . . . . . . . . . . . . . . . . . . .4-21
Completion . . . . . . . . . . . . . . . . . . . . . . . . .4-25
Definition of. . . . . . . . . . . . . . . . . . . . . . . . . .1-7
Normal . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-22
Protocol description . . . . . . . . . . . . . . . . . .4-22
Protocol rules . . . . . . . . . . . . . . . . . . . . . . .4-24
Results . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-24
Stall. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-25
Stalled. . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-23
Valid . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-25
Snoop-hit signal . . . . . . . . . . . . . . . . . . . . . . . A-14
Snoop-initiated data transfer . . . . . . . . . . . . . .4-35
Socket8 . . . . . . . . . . . . . . . . . . . . . . . . 17-1
–
17-19
Software-programmable options . . . . . . . . . . .9-10
Special transactions . . . . . . . . . . . . . . . . . . 3-8
,
5-9
Speculative execution . . . . . . . . . . . . . . . . . . . .6-1
SPLCK# signal . . . . . . . . . . . . . . . . . . . .3-17
,
A-22
Split lock signal . . . . . . . . . . . . . . . . . . . . . . . A-22
Square symbol, in timing diagram . . . . . . . . . . .3-2
Stop Clock Acknowledge Transaction . . . . . . .5-11
Stop Clock signal . . . . . . . . . . . . . . . . . . . . . . A-22
Stop Grant . . . . . . . . . . . . . . . . . . . . . . 11-2
,
11-15
STPCLK# signal. . . . . . . . . . . . . . . . . . .3-11
,
A-22
Stub Length . . . . . . . . . . . . . . . . . . . . . . . . . . .12-4
Symmetric
Agent . . . . . . . . . . . . . . . . . . . . . . . . . 3-12
,
4-1
Arbitration ID . . . . . . . . . . . . . . . . . . . . . .9-6
Arbitration protocol rules . . . . . . . . . . . .4-16
Bus Request signal . . . . . . . . . . . . . . . .3-12
Arbitration . . . . . . . . . . . . . . . . . . . . . . . . . . .4-5
States . . . . . . . . . . . . . . . . . . . . . . . . . . .4-3
Bus exchange . . . . . . . . . . . . . . . . . . . . . . .4-13
Bus owner. . . . . . . . . . . . . . . . . . . . . . . . . . .1-7
Ownership state . . . . . . . . . . . . . . . . . . . . . .4-4
Symmetric-agent arbitration bus signals . . . . . A-9
Sync Transaction . . . . . . . . . . . . . . . . . . . . . . .5-11
Synchronous . . . . . . . . . . . . . . . . . . . . . . . . . .11-9
System design, ease of . . . . . . . . . . . . . . . . . . .1-4
System environment . . . . . . . . . . . . . . . . . . . . .1-5
System Management Mode Memory signal. . A-21
System Management Mode (SMM) . . . . . . . . .3-17
T
TAP Controller States . . . . . . . . . . . . . . . . . . .10-3
TAP Instruction Register . . . . . . . . . . . . . . . . .10-4
TAP Instructions. . . . . . . . . . . . . . . . . . . . . . . .10-6
Target Agent, definition . . . . . . . . . . . . . . . . . . .1-6
Target Ready signal . . . . . . . . . . . . . . . . . . . . A-23
TCK signal . . . . . . . . . . . . . . . . . . 3-24
,
10-2
,
A-22
TDI signal . . . . . . . . . . . . . . . . . . . 3-24
,
10-2
,
A-22
TDO signal . . . . . . . . . . . . . . . . . . 3-24
,
10-2
,
A-22
Terminology clarification . . . . . . . . . . . . . . . . . .1-6
Test Access Port (TAP) . . . . . . . 10-1
–
10-10
,
A-22
Test clock signal. . . . . . . . . . . . . . . . . . . . . . . A-22
Test Load . . . . . . . . . . . . . . . . . . . . . . . . . . . .12-18
Test Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . .11-12
Test-data-in signal . . . . . . . . . . . . . . . . . . . . . A-22
Test-data-out signal . . . . . . . . . . . . . . . . . . . . A-22
Thermal . . . . . . . . . . . . . . . . . . . . . . . .14-1
,
17-17
IPSL Criteria . . . . . . . . . . . . . . . . . . . . . . 17-22
Voltage Regulator Module. . . . . . . . . . . . 17-18
THERMTRIP#. . . . . . . . . . . . . . . . . . .11-10
,
11-11
3.3V Tolerant . . . . . . . . . . . . . . . . . . . .11-9
,
11-20
Time-Out Counter. . . . . . . . . . . . . . . . . . . . . . 8-12
Time-out Errors. . . . . . . . . . . . . . . . . . . . . . . . . 8-6
TMS signal . . . . . . . . . . . . . . . . . . 3-24
,
10-2
,
A-22
Tools. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16-1
Topological Guidelines . . . . . . . . . . . . . . . . . . 12-4
Tracking transactions . . . . . . . . . . . . . . . . . . . . 3-6
Transaction
Coherency-related. . . . . . . . . . . . . . . . . . . . 7-2
Definition of . . . . . . . . . . . . . . . . . . . . . .1-6
,
3-4
Delay . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-8
Naming convention . . . . . . . . . . . . . . . . . . . 7-3
Phases . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-1
Responses . . . . . . . . . . . . . . . . . . . . . . . . . 3-5
Special . . . . . . . . . . . . . . . . . . . . . . . . .3-8
,
5-9
Tracking . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-6
Write . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-5
Transaction response encodings . . . . . . . . . . 3-21
Transfer
Data. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-8
Order . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-9
Snoop responsibility . . . . . . . . . . . . . . . . . 5-15
Transient. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11-3
TRDY# signal . . . . . . . . . . . . . . . . . . . . 3-20
,
A-23
Deassertion protocol . . . . . . . . . . . . . . . . . 4-31
TRST# signal . . . . . . . . . . . . . . . . 3-24
,
10-2
,
A-23
2H2O . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14-4
U
UC (uncacheable) memory type. . . . . 6-2
,
6-3
,
7-2
Uncacheable memory type. . . . . . . . . 6-2
,
6-3
,
7-2
Uncacheable, speculatable, write-combining
memory type. . . . . . . . . . . . . . . . . . . 6-3
Undershoot . . . . . . . . . . . . . . . . . . . . . . .12-5
,
13-1
Unprotected Bus Signals . . . . . . . . . . . . . . . . . 8-6
Unused Pins . . . . . . . . . . . . . . . . . . . . . . . . . 11-12
Upgrade, See Overdrive Processor
UP#. . . . . . . . . . . . 17-4
,
17-8
,
17-9
,
17-11
,
17-21
USWC (uncacheable, speculatable,
write-combining) memory type . . . . . 6-3
V
Valid line, definition of. . . . . . . . . . . . . . . . . . . . 7-2
VID, see Voltage Identification Pins
Voltage Identification Pins . . . . 11-12
,
11-13
,
17-1
Voltage Regulator Module, See VRM 8
Voltages . . . . . . . . . . . . . . . . . . 11-7
,
11-14
,
11-17
VREF . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11-1
VRM 8. . . . . . . . . . . . . . . 17-2
,
17-8
,
17-18
,
17-23
Summary of Contents for Pentium Pro Family
Page 17: ...1 Component Introduction ...
Page 26: ...2 Pentium Pro Processor Architecture Overview ...
Page 27: ......
Page 36: ...3 Bus Overview ...
Page 62: ...4 Bus Protocol ...
Page 105: ...5 Bus Transactions and Operations ...
Page 126: ...6 Range Registers ...
Page 131: ...7 Cache Protocol ...
Page 135: ...8 Data Integrity ...
Page 148: ...9 Configuration ...
Page 161: ...10 Pentium Pro Processor Test Access Port TAP ...
Page 172: ...11 Electrical Specifications ...
Page 201: ...12 GTL Interface Specification ...
Page 229: ...13 3 3V Tolerant Signal Quality Specifications ...
Page 233: ...14 Thermal Specifications ...
Page 239: ...15 Mechanical Specifications ...
Page 241: ...15 2 MECHANICAL SPECIFICATIONS s Figure 15 1 Package Dimensions Bottom View ...
Page 252: ...16 Tools ...
Page 260: ...16 8 TOOLS Figure 16 4 Generic MP System Layout for Debug Port Connection ...
Page 264: ...17 OverDrive Processor Socket Specification ...
Page 290: ...A Signals Reference ...
Page 320: ...Index ...
Page 328: ......