790
(3) Logical Instructions
Addressing Mode/
Instruction Length (Bytes)
Operand Size
#xx
Rn
@ERn
@(d,ERn)
@–ERn/@ERn+
@aa
@(d,PC)
@@aa
—
Mnemonic
AND
OR
XOR
NOT
AND.B #xx:8,Rd
B
2
AND.B Rs,Rd
B
2
AND.W #xx:16,Rd
W
4
AND.W Rs,Rd
W
2
AND.L #xx:32,ERd
L
6
AND.L ERs,ERd
L
4
OR.B #xx:8,Rd
B
2
OR.B Rs,Rd
B
2
OR.W #xx:16,Rd
W
4
OR.W Rs,Rd
W
2
OR.L #xx:32,ERd
L
6
OR.L ERs,ERd
L
4
XOR.B #xx:8,Rd
B
2
XOR.B Rs,Rd
B
2
XOR.W #xx:16,Rd
W
4
XOR.W Rs,Rd
W
2
XOR.L #xx:32,ERd
L
6
XOR.L ERs,ERd
L
4
NOT.B Rd
B
2
NOT.W Rd
W
2
NOT.L ERd
L
2
Rd8
∧
#xx:8
→
Rd8
—
—
0
—
1
Rd8
∧
Rs8
→
Rd8
—
—
0
—
1
Rd16
∧
#xx:16
→
Rd16
—
—
0
—
2
Rd16
∧
Rs16
→
Rd16
—
—
0
—
1
ERd32
∧
#xx:32
→
ERd32
—
—
0
—
3
ERd32
∧
ERs32
→
ERd32
—
—
0
—
2
Rd8
∨
#xx:8
→
Rd8
—
—
0
—
1
Rd8
∨
Rs8
→
Rd8
—
—
0
—
1
Rd16
∨
#xx:16
→
Rd16
—
—
0
—
2
Rd16
∨
Rs16
→
Rd16
—
—
0
—
1
ERd32
∨
#xx:32
→
ERd32
—
—
0
—
3
ERd32
∨
ERs32
→
ERd32
—
—
0
—
2
Rd8
⊕
#xx:8
→
Rd8
—
—
0
—
1
Rd8
⊕
Rs8
→
Rd8
—
—
0
—
1
Rd16
⊕
#xx:16
→
Rd16
—
—
0
—
2
Rd16
⊕
Rs16
→
Rd16
—
—
0
—
1
ERd32
⊕
#xx:32
→
ERd32
—
—
0
—
3
ERd32
⊕
ERs32
→
ERd32
—
—
0
—
2
¬ Rd8
→
Rd8
—
—
0
—
1
¬ Rd16
→
Rd16
—
—
0
—
1
¬ ERd32
→
ERd32
—
—
0
—
1
Operation
Condition Code
IH
N
Z
V
C
Advanced
No. of States
*
1
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
Summary of Contents for H8S/2645
Page 4: ......
Page 16: ......
Page 58: ...26 ...
Page 110: ...78 ...
Page 120: ...88 ...
Page 132: ...100 ...
Page 160: ...128 ...
Page 172: ...140 ...
Page 418: ...386 ...
Page 444: ...412 ...
Page 530: ...498 ...
Page 562: ...530 ...
Page 642: ...610 ...
Page 662: ...630 ...
Page 688: ...656 ...
Page 756: ...724 ...
Page 784: ...752 ...
Page 812: ...780 ...
Page 837: ...805 A 2 Instruction Codes Table A 2 shows the instruction codes ...
Page 1152: ...1120 ...