UM10208_2
© NXP B.V. 2007. All rights reserved.
User manual
Rev. 02 — 1 June 2007
348 of 362
continued >>
NXP Semiconductors
UM10208
Chapter 27: LPC2800 Supplementary information
Table 239.USB Interrupt Set Register (USBIntSet -
0x8004 10B0) . . . . . . . . . . . . . . . . . . . . . . . . .217
Table 240.USB Interrupt Priority Register (USBIntP -
0x8004 10B4) . . . . . . . . . . . . . . . . . . . . . . . . .218
Table 241.USB Interrupt Configuration Register (USBIntCfg
- 0x8004 1010) . . . . . . . . . . . . . . . . . . . . . . . .219
Table 242.USB Frame Number Register (USBFN -
0x8004 1074) . . . . . . . . . . . . . . . . . . . . . . . . .220
Table 243.USB Scratch Register (USBScratch -
0x8004 1078) . . . . . . . . . . . . . . . . . . . . . . . . .220
Table 244.USB Unlock Register (USBUnlock -
0x8004 107C) . . . . . . . . . . . . . . . . . . . . . . . . .220
Table 245.USB Endpoint Index Register (USBEIX -
0x8004 102C) . . . . . . . . . . . . . . . . . . . . . . . . .221
Table 246.USB Endpoint Type Register (USBEType -
0x8004 1008) . . . . . . . . . . . . . . . . . . . . . . . . .222
Table 247.USB Endpoint Control Register (USBECtrl -
0x8004 1028) . . . . . . . . . . . . . . . . . . . . . . . . .223
Table 248.USB Endpoint Max Packet Size Register
(USBMaxSize - 0x8004 1004) . . . . . . . . . . . .224
Table 249.USB Data Count Register (USBDCnt -
0x8004 101C) . . . . . . . . . . . . . . . . . . . . . . . . .225
Table 250.USB Data Port Register (USBData -
0x8004 1020) . . . . . . . . . . . . . . . . . . . . . . . . .226
Table 251.USB Short Packet Register (USBShort -
0x8004 1024) . . . . . . . . . . . . . . . . . . . . . . . . .226
Table 252.USB Endpoint Interrupt Enable Register
(USBEIntE - 0x8004 1090) . . . . . . . . . . . . . . .227
Table 253.USB Endpoint Interrupt Status Register
(USBEIntStat - 0x8004 1098) . . . . . . . . . . . . .228
Table 254.USB Endpoint Interrupt Clear Register
(USBEIntClr - 0x8004 10A0) . . . . . . . . . . . . .229
Table 255.USB Endpoint Interrupt Set Register (USBEIntSet
- 0x8004 10A4) . . . . . . . . . . . . . . . . . . . . . . . .230
Table 256.USB Endpoint Interrupt Priority Register
(USBEIntP - 0x8004 10A8). . . . . . . . . . . . . . .231
Table 257.USB Test Mode Register (USBTMode -
0x8004 1084) . . . . . . . . . . . . . . . . . . . . . . . . .232
Table 258.USB Clock Enable Register (USBClkEn -
0x8000 5050) . . . . . . . . . . . . . . . . . . . . . . . . .233
Table 259.DMA Engine Registers . . . . . . . . . . . . . . . . . .233
Table 260.USB DMA Control Register (UDMACtrl -
0x8004 0400) . . . . . . . . . . . . . . . . . . . . . . . . .234
Table 261.USB DMA Software Reset Register
(UDMASoftRes - 0x8004 0404) . . . . . . . . . . .234
Table 262.USB DMA Status Register (UDMAStat -
0x8004 0408) . . . . . . . . . . . . . . . . . . . . . . . . .235
Table 263.USB DMA Channel Status Registers (UDMA0Stat
- 0x8004 0000, UDMA1Stat - 0x8004 0040). .236
Table 264.USB DMA Interrupt Status Register (UDMAIntStat
- 0x8004 0410) . . . . . . . . . . . . . . . . . . . . . . . .237
Table 265.USB DMA Interrupt Enable Register (UDMAIntEn
- 0x8004 0418). . . . . . . . . . . . . . . . . . . . . . . . 238
Table 266.USB DMA Interrupt Disable Register
(UDMAIntDis - 0x8004 0420) . . . . . . . . . . . . . 238
Table 267.USB DMA Interrupt Clear Register (UDMAIntClr -
0x8004 0430) . . . . . . . . . . . . . . . . . . . . . . . . . 239
Table 268.USB DMA Interrupt Set Register (UDMAIntSet -
0x8004 0428) . . . . . . . . . . . . . . . . . . . . . . . . . 239
Table 269.USB DMA Channel Control Registers
Table 270.USB DMA Channel Source Address Registers
Table 271.USB DMA Channel Destination Address
Registers (UDMA0Dest - 0x8004 000C and
UDMA1Dest - 0x8004 004C) . . . . . . . . . . . . . 241
Table 272.USB DMA Channel Count Registers (UDMA0Dest
- 0x8004 0014 and UDMA1Dest - 0x8004 0054 .
241
Table 273.USB DMA Channel Count Registers
Table 274.USB DMA Flow Control Port Registers
Table 275.A/D pin description. . . . . . . . . . . . . . . . . . . . . 246
Table 276.A/D registers . . . . . . . . . . . . . . . . . . . . . . . . . 247
Table 277:A/D Control Register (ADCCON -
0x8000 2420) . . . . . . . . . . . . . . . . . . . . . . . . . 248
Table 278:A/D Select Register (ADCSEL-0x8000 2424) 248
Table 279:A/D Result Registers (ADCR5:0 -
0x8000 2400:2414) . . . . . . . . . . . . . . . . . . . . 249
Table 280:A/D Interrupt Enable Register (ADCINTE -
0x8000 2428) . . . . . . . . . . . . . . . . . . . . . . . . 249
Table 281:A/D Interrupt Status Register (ADCINTS -
0x8000 242C) . . . . . . . . . . . . . . . . . . . . . . . . 249
Table 282:A/D Interrupt Status Register (ADCINTC -
0x8000 2430) . . . . . . . . . . . . . . . . . . . . . . . . 249
Table 283:A/D Power Down Register (ADCPD - 0x8000
5028) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 250
Table 284.DAI pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 252
Table 285.DAI registers . . . . . . . . . . . . . . . . . . . . . . . . . 252
Table 286.Stream I/O Configuration Register (SIOCR -
0x8020 0384) . . . . . . . . . . . . . . . . . . . . . . . . . 253
Table 287.Stream I/O Configuration Register (SIOCR -
0x8020 0384) . . . . . . . . . . . . . . . . . . . . . . . . . 253
Table 288.SAI1 register map . . . . . . . . . . . . . . . . . . . . . 254
Table 289.SAI1 Status Register (SAISTAT1 -
0x8020 0010) . . . . . . . . . . . . . . . . . . . . . . . . . 255