UM10208_2
© NXP B.V. 2007. All rights reserved.
User manual
Rev. 02 — 1 June 2007
356 of 362
continued >>
NXP Semiconductors
UM10208
Chapter 27: LPC2800 Supplementary information
Input Group 2 Registers . . . . . . . . . . . . . . . . 142
Input Group 3 Registers . . . . . . . . . . . . . . . . 143
Features Register (EVFEATURES -
0x8000 0E00). . . . . . . . . . . . . . . . . . . . . . . . 144
Chapter 13: Real-Time Clock (RTC)
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 145
Description . . . . . . . . . . . . . . . . . . . . . . . . . . . 145
Architecture . . . . . . . . . . . . . . . . . . . . . . . . . . 145
RTC usage notes . . . . . . . . . . . . . . . . . . . . . . 145
RTC interrupts . . . . . . . . . . . . . . . . . . . . . . . . 145
Register description . . . . . . . . . . . . . . . . . . . 146
Miscellaneous register group . . . . . . . . . . . . 147
Interrupt Location Register (ILR -
0x8000 2000) . . . . . . . . . . . . . . . . . . . . . . . . 147
Clock Tick Counter Register (CTCR -
0x8000 2004) . . . . . . . . . . . . . . . . . . . . . . . . 148
Clock Control Register (CCR - 0x8000 2008) 148
Alarm Mask Register (AMR - 0x8000 2010) 149
Consolidated Time Registers . . . . . . . . . . . . 149
Time counter group . . . . . . . . . . . . . . . . . . . 151
Leap year calculation . . . . . . . . . . . . . . . . . . 151
Alarm register group. . . . . . . . . . . . . . . . . . . 151
Chapter 14: Universal Asynchronous Receiver-Transmitter (UART)
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 153
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 153
Register description . . . . . . . . . . . . . . . . . . . 153
Receiver Buffer Register (RBR - 0x8010 1000
when DLAB=0, Read Only) . . . . . . . . . . . . . 155
Transmit Holding Register (THR - 0x8010 1000
when DLAB=0, Write Only). . . . . . . . . . . . . . 155
Interrupt Identification Register (IIR -
0x8010 1008, Read Only). . . . . . . . . . . . . . . 157
FIFO Control Register (FCR - 0x8010 1008) 159
Line Control Register (LCR - 0x8010 100C). 160
Modem Control Register (MCR -
0x8010 1010) . . . . . . . . . . . . . . . . . . . . . . . . 161
Auto-Flow Control . . . . . . . . . . . . . . . . . . . . . 161
Auto RTS . . . . . . . . . . . . . . . . . . . . . . . . . . . 161
Auto CTS . . . . . . . . . . . . . . . . . . . . . . . . . . . 162
Scratch Pad Register (SCR - 0x8010 101C) 164
Auto-baud Control Register (ACR -
0x8010 1020) . . . . . . . . . . . . . . . . . . . . . . . . 165
Auto-baud . . . . . . . . . . . . . . . . . . . . . . . . . . 165
Auto-baud modes. . . . . . . . . . . . . . . . . . . . . 166
IrDA Control Register (ICR - 0x8010 1024) . 168
Fractional Divider Register (FDR -
0x8010 1028) . . . . . . . . . . . . . . . . . . . . . . . . 168
Baud rate Calculation. . . . . . . . . . . . . . . . . . 169
NHP Mode Register (MODE - 0x8010 1034) 171
NHP Pop Register (POP - 0x8010 1030). . . 171
Interrupt Status Register (INTS -
0x8010 1FE0) . . . . . . . . . . . . . . . . . . . . . . . 171
Interrupt Enable Register (INTE -
0x8010 1FE4) . . . . . . . . . . . . . . . . . . . . . . . 174
Architecture . . . . . . . . . . . . . . . . . . . . . . . . . . 175