UM10208_2
© NXP B.V. 2007. All rights reserved.
User manual
Rev. 02 — 1 June 2007
344 of 362
continued >>
NXP Semiconductors
UM10208
Chapter 27: LPC2800 Supplementary information
3.
Tables
LPC288x memory usage . . . . . . . . . . . . . . . . . .7
LPC288x Peripheral devices . . . . . . . . . . . . . . .9
Boot flow chart . . . . . . . . . . . . . . . . . . . . . . . . .10
Cache and memory mapping registers. . . . . . .18
Cache Reset Status register
(CACHE_RST_STAT, 0x8010 4000) . . . . . . . .20
Cache Page Enable Control register
(CACHE_PAGE_CTRL, 0x8010 4008). . . . . . .21
Table 10. Page Address Pointer Registers
(PAGE_ADDRESS0:15, 0x8010 4018:4054) . .23
Table 11. CPU Clock Gate control (CPU_CLK_GATE,
0x8010 4058) . . . . . . . . . . . . . . . . . . . . . . . . . .24
Table 12. Flash memory controller registers . . . . . . . . . .34
Table 13. Flash Control register (F_CTRL-0x8010 2000) 35
Table 14. Flash Status register (F_STAT - 0x8010 2004).36
Table 15. Flash Program Time register (F_PROG_TIME -
0x8010 2008) . . . . . . . . . . . . . . . . . . . . . . . . . .37
Table 16. Flash Wait States register (F_WAIT -
0x8010 2010) . . . . . . . . . . . . . . . . . . . . . . . . . .37
Table 17. Flash Clock Divider register (F_CLK_TIME -
0x8010 201C) . . . . . . . . . . . . . . . . . . . . . . . . . .38
Table 18. Flash Interrupt Status register (F_INT_STAT -
0x8010 2FE0) . . . . . . . . . . . . . . . . . . . . . . . . . .38
Table 19. Flash Interrupt Set register (F_INT_SET -
0x8010 2FEC) . . . . . . . . . . . . . . . . . . . . . . . . .39
Table 20. Flash Interrupt Clear register (F_INT_CLR -
0x8010 2FE8) . . . . . . . . . . . . . . . . . . . . . . . . . .39
Table 21. Flash Interrupt Enable register (F_INTEN -
0x8010 2FE4) . . . . . . . . . . . . . . . . . . . . . . . . . .39
Table 22. Flash Interrupt Enable Set register
(F_INTEN_SET - 0x8010 2FDC) . . . . . . . . . . .40
Table 23. Flash Interrupt Enable Clear register
(F_INTEN_CLR - 0x8010 2FD8) . . . . . . . . . . .40
Table 24. Flash Power Down register (FLASH_PD -
0x8000 5030) . . . . . . . . . . . . . . . . . . . . . . . . . .40
Table 25. Flash Initialization register (FLASH_INIT -
0x8000 5034) . . . . . . . . . . . . . . . . . . . . . . . . . .41
Table 26. DC-DC converter registers . . . . . . . . . . . . . . . .48
Table 27. DCDC converter 1 Adjustment register
(DCDCADJUST1 - address 0x8000 5004) . . . .49
(DCDCADJUST2 - address 0x8000 5008) . . . 49
Table 30. Adjustment range for DCDC converter 2 . . . . . 49
Table 31. DCDC Clock Select register (DCDCCLKSEL -
address 0x8000 500C). . . . . . . . . . . . . . . . . . . 50
Table 32. CGU configuration registers. . . . . . . . . . . . . . . 53
Table 33. Power Mode Register (PMODE-0x8000 4C00) 54
Table 34. WatchDog Bark Register (WDBARK -
0x8000 4C04) . . . . . . . . . . . . . . . . . . . . . . . . . 54
Table 35. 32 kHz Oscillator Control (OSC32EN -
0x8000 4C08) . . . . . . . . . . . . . . . . . . . . . . . . . 54
Table 36. Fast Oscillator Control (OSCEN -
0x8000 4C10) . . . . . . . . . . . . . . . . . . . . . . . . . 54
Table 37. Main PLL registers . . . . . . . . . . . . . . . . . . . . . . 55
Table 38. Main PLL Operating Modes . . . . . . . . . . . . . . . 56
Table 39. HS PLL Multiplication and Division Factors . . . 57
Table 40. HS PLL Multiplication and Division Memory
Tables. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58
Table 41. Common HP PLL Applications (Fin = 12 MHz) 58
Table 42. High speed PLL registers. . . . . . . . . . . . . . . . . 59
Table 43. Input Select Register (HPFIN - 0x8000 4CAC) 59
Table 44. Initial Divider Control Register (HPNDEC - 0x8000
4CB4). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
Table 45. Multiplier Control Register (HPMDEC - 0x8000
4CB0). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
Table 46. Final Divider Control Register (HPPDEC - 0x8000
4CB8). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
Table 47. Mode Register (HPMODE - 0x8000 4CBC) . . . 60
Table 48. Status Register (HPSTAT - 0x8000 4CC0) . . . 61
Table 49. Rate Change Request Register (HPREQ - 0x8000
4CC8). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
Table 50. Rate Change Acknowledge Register (HPACK -
0x8000 4CC4) . . . . . . . . . . . . . . . . . . . . . . . . . 61
Table 51. R Bandwidth Register (HPSELR - 0x8000
4CD8). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
Table 52. I Bandwidth Register (HPSELI - 0x8000
4CDC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
Table 53. P Bandwidth Register (HPSELP - 0x8000
4CE0). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
Table 54. Selection stage registers . . . . . . . . . . . . . . . . . 63
Table 55. Switch Configuration Registers
(SYSSCR-DAISCR; 0x8000 4000-4024) . . . . . 64
Table 56. Frequency Select 1 Registers
(SYSFSR1-DAIFSR1; 0x8000 402C-4050) . . . 64
Table 57. Frequency Select 2 Registers
(SYSFSR2-DAIFSR2; 0x8000 4058-407C) . . . 64
Table 58. Switch Status Registers (SYSSSR-DAISSR;
0x8000 4084-40A8) . . . . . . . . . . . . . . . . . . . . . 64