UM10208_2
© NXP B.V. 2007. All rights reserved.
User manual
Rev. 02 — 1 June 2007
346 of 362
continued >>
NXP Semiconductors
UM10208
Chapter 27: LPC2800 Supplementary information
Table 116. 16-bit memory bus width. . . . . . . . . . . . . . . . . 115
Table 117. LPC288x interrupt sources . . . . . . . . . . . . . . . 117
Table 118. Interrupt controller register map . . . . . . . . . . .120
Table 119. Interrupt Request Registers (INT_REQ1:19,
0x8030 0404 - 0x8030 0474) . . . . . . . . . . . . .121
Table 120.Interrupt Pending Register (INT_PENDING -
0x8030 0200) . . . . . . . . . . . . . . . . . . . . . . . . .122
Table 121.Vector Registers (INT_VECTOR0:1, 0x8030 0100
- 0x8030 0104) . . . . . . . . . . . . . . . . . . . . . . . .122
Table 122.Priority Mask Registers (INT_PRIOMASK0:1,
0x8030 0000 - 0x8030 0004) . . . . . . . . . . . . .123
Table 123.Features Register (INT_FEATURES - 0x8030
0300) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .123
Table 124.Timer registers . . . . . . . . . . . . . . . . . . . . . . . .128
Table 125:Load registers (T0LOAD, T1LOAD -
0x8002 0000, 0x8002 0400) . . . . . . . . . . . . . .129
Table 126:Value registers (T0VALUE, T1VALUE -
0x8002 0004, 0x8002 0404) . . . . . . . . . . . . . .129
Table 127:Control registers (T0CTRL, T1CTRL -
0x8002 0008, 0x8002 0408) . . . . . . . . . . . . . .129
Table 128:Interrupt Clear Registers (T0CLR, T1CLR -
0x8002 000C, 0x8002 040C) . . . . . . . . . . . . .129
2800) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .131
Table 131.Watchdog Timer Control Register (WDT_TCR -
0x8000 2804) . . . . . . . . . . . . . . . . . . . . . . . . .132
Table 132:Watchdog Timer Counter Register (WDT_TC -
0x8000 2808) . . . . . . . . . . . . . . . . . . . . . . . . .132
Table 133:Watchdog Prescale Register (WDT_PR - 0x8000
280C) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .132
Table 134:Watchdog Match Control Register (WDT_MCR -
0x8000 2814) . . . . . . . . . . . . . . . . . . . . . . . . .133
Table 135:Watchdog Match Register 0 (WDT_MR0 - 0x8000
2818) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .133
Table 136:Watchdog Match Register 1 (WDT_MR1 - 0x8000
281C) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .133
Table 137:Watchdog External Match Register (WDT_EMR -
0x8000 283C) . . . . . . . . . . . . . . . . . . . . . . . . .134
Table 138.Sample setup . . . . . . . . . . . . . . . . . . . . . . . . .134
Table 139.Event router inputs . . . . . . . . . . . . . . . . . . . . .137
Table 140.Event router register descriptions . . . . . . . . . .138
Table 141.Registers related to Input Group 0 . . . . . . . . .140
Table 142.Bit/Signal correspondence in input group 0
registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . .140
registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . .141
registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . .142
registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 143
Table 149.Event Router Output Register (EVOUT - 0x8000
0D40) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 143
Table 150.Features Register (EVFEATURES -
0x8000 0E00) . . . . . . . . . . . . . . . . . . . . . . . . 144
Table 151.Real Time Clock register map . . . . . . . . . . . . 146
Table 152.Miscellaneous registers . . . . . . . . . . . . . . . . . 147
Table 153.RTC Configuration Register (RTC_CFG - 0x8000
5024) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 147
Table 154.Interrupt Location Register (ILR - address
0x8000 2000) . . . . . . . . . . . . . . . . . . . . . . . . 148
Table 155.Clock Tick Counter Register (CTCR - address
0x8000 2004) . . . . . . . . . . . . . . . . . . . . . . . . 148
Table 156.Clock Control Register (CCR - address
0x8000 2008) . . . . . . . . . . . . . . . . . . . . . . . . 148
Table 157.Counter Increment Interrupt Register (CIIR -
address 0x8000 200C) . . . . . . . . . . . . . . . . . 148
Table 158.Alarm Mask Register (AMR - address
0x8000 2010) . . . . . . . . . . . . . . . . . . . . . . . . 149
Table 159.Consolidated Time register 0 (CTIME0 - address
0x8000 2014) . . . . . . . . . . . . . . . . . . . . . . . . 150
Table 160.Consolidated Time register 1 (CTIME1 - address
0x8000 2018) . . . . . . . . . . . . . . . . . . . . . . . . 150
Table 161.Consolidated Time register 2 (CTIME2 - address
0x8000 201C) . . . . . . . . . . . . . . . . . . . . . . . . 150
Table 162.Time Counter relationships and values . . . . . 151
Table 163.Time Counter registers. . . . . . . . . . . . . . . . . . 151
Table 164.Alarm registers. . . . . . . . . . . . . . . . . . . . . . . . 152
Table 165.UART Pin Description . . . . . . . . . . . . . . . . . . 153
Table 166.UART Register map . . . . . . . . . . . . . . . . . . . . 153
Table 167.Receiver Buffer Register (RBR - 0x8010 1000
when DLAB=0, Read Only) . . . . . . . . . . . . . . 155
Table 168.Transmit Holding Register (THR - 0x8010 1000
when DLAB=0). . . . . . . . . . . . . . . . . . . . . . . . 155
Table 169.Divisor Latch LSB Register (DLL - 0x8010 1000
when DLAB=1). . . . . . . . . . . . . . . . . . . . . . . . 156
Table 170.Divisor Latch MSB Register (DLM - 0x8010 1004
when DLAB=1). . . . . . . . . . . . . . . . . . . . . . . . 156
Table 171.Interrupt Enable Register (IER - 0x8010 1004
when DLAB=0). . . . . . . . . . . . . . . . . . . . . . . . 156
Table 172.Interrupt Identification Register (IIR -
0x8010 1008, read only) . . . . . . . . . . . . . . . . 157
Table 173.Interrupt identification and priorities . . . . . . . . 158
Table 174.FIFO Control Register (FCR - 0x8010 1008) . 159
Table 175.Line Control Register (LCR - 0x8010 100C) . 160
Table 176.Modem Control Register (MCR - address
0x8010 1010) . . . . . . . . . . . . . . . . . . . . . . . . . 161
Table 177.Modem status interrupt generation . . . . . . . . 162
Table 178.Line Status Register (LSR - 0x8010 1014, read