UM10208_2
© NXP B.V. 2007. All rights reserved.
User manual
Rev. 02 — 1 June 2007
115 of 362
NXP Semiconductors
UM10208
Chapter 8: LPC2800 EMC
A17
A16
A15
A14
A13
A12
A11
A10
A9
A8
R8
R7
R6
R5
R4
R3
R2
R1
R0
C7
R7
R6
R5
R4
R3
R2
R1
R0
C8
C7
R6
R5
R4
R3
R2
R1
R0
C9
C8
C7
R5
R4
R3
R2
R1
R0
C10
C9
C8
C7
A7
A6
A5
A4
A3
A2
A1
A0
C6
C5
C4
C3
C2
C1
C0
B1
C6
C5
C4
C3
C2
C1
C0
B1
C6
C5
C4
C3
C2
C1
C0
B1
C6
C5
C4
C3
C2
C1
C0
B1
Table 115. 16-bit memory bus width
SDRAM address mapping: 4 K rows, 256/512/1025/2048 columns
A27
A26
A25
A24
A23
A22
A21
A20
A19
A18
-
-
-
-
-
BA1
BA0
R11
R10
R9
-
-
-
-
BA1
BA0
R11
R10
R9
R8
-
-
-
BA1
BA0
R11
R10
R9
R8
R7
-
-
BA1
BA0
R11
R10
R9
R8
R7
R6
A17
A16
A15
A14
A13
A12
A11
A10
A9
A8
R8
R7
R6
R5
R4
R3
R2
R1
R0
C7
R7
R6
R5
R4
R3
R2
R1
R0
C8
C7
R6
R5
R4
R3
R2
R1
R0
C9
C8
C7
R5
R4
R3
R2
R1
R0
C10
C9
C8
C7
A7
A6
A5
A4
A3
A2
A1
A0
C6
C5
C4
C3
C2
C1
C0
B0
C6
C5
C4
C3
C2
C1
C0
B0
C6
C5
C4
C3
C2
C1
C0
B0
C6
C5
C4
C3
C2
C1
C0
B0
Table 116. 16-bit memory bus width
SDRAM address mapping: 8 K rows, 256/512/1025/2048 columns
A27
A26
A25
A24
A23
A22
A21
A20
A19
A18
-
-
-
-
BA1
BA0
R12
R11
R10
R9
-
-
-
BA1
BA0
R12
R11
R10
R9
R8
-
-
BA1
BA0
R12
R11
R10
R9
R8
R7
-
BA1
BA0
R12
R11
R10
R9
R8
R7
R6
A17
A16
A15
A14
A13
A12
A11
A10
A9
A8
R8
R7
R6
R5
R4
R3
R2
R1
R0
C7
R7
R6
R5
R4
R3
R2
R1
R0
C8
C7
R6
R5
R4
R3
R2
R1
R0
C9
C8
C7
R5
R4
R3
R2
R1
R0
C10
C9
C8
C7