123456789012345678901234567890121234567890123456789012345678901212345678901234567890123456789012123456789012345678901234567890121234567
123456789012345678901234567890121234567890123456789012345678901212345678901234567890123456789012123456789012345678901234567890121234567
C-3
04/18/00
Appendix C
PI7C7100
3-Port PCI Bridge
ADVANCE INFORMATION
A
A
B
B
C
C
D
D
E
E
4
4
3
3
2
2
1
1
JP4
JP5
JP6
JP7
JP8
JP9
JP10
JP Select
Name
S_CFNn
Internal
Arbiter
Function
S1_EN
S2_EN
S1_Enable
S2_Enable
Position
1-2
2-3
2-3
SCAN_EN
1-2
SCAN
Disable
PLL_TM
1-2
PLL_TM
Disable
ByPass_L
PLL
Enable
1-2
P_Flush_L
P_Flush
Disable
2-3
PI7C7100
1.3
Three Port PCI Bridge Evaluation Board
C
15
Friday, March 17, 2000
2380 Bering Dr., San Jose,
C
A
PCI Chip
Title
Size
Document Number
Rev
Date:
Sheet
of
P_AD13
S1_AD2
S1_CBE3
P_AD9
P_AD14
S1_AD20
P_PERRN
P_AD7
P_AD17
P_AD18
P_AD31
S1_AD3
S1_AD5
S1_AD8
S1_AD13
S1_AD18
S1_AD28
P_AD22
S1_AD24
S1_AD25
P_AD8
S1_AD16
S1_CBE2
P_AD15
P_AD28
P_CBE1
S1_AD9
S1_AD12
S1_AD[31:0]
S1_AD0
S1_AD30
P_AD0
P_AD4
P_AD26
S1_AD29
S1_CBE1
P_M66EN
P_LOCKN
P_AD10
P_AD30
S1_AD11
S1_AD14
S1_AD21
P_AD23
P_AD27
P_CBE0
S1_AD6
S1_AD10
P_AD25
P_CBE3
S1_AD17
P_AD1
P_AD3
P_AD12
S1_AD7
S1_AD15
S1_AD19
S1_CBE0
P_AD19
S1_AD1
S1_AD23
P_AD11
P_AD16
P_AD21
P_AD[31:0]
S1_AD4
S1_AD22
P_AD2
P_AD5
P_AD29
S1_AD27
S1_AD[31:0]
S1_AD31
S_M66EN
P_CBE2
P_SERRN
P_AD6
P_AD20
P_AD24
S1_AD26
ByPass
S1_FRAMEN
S1_GNTN0
S1_DEVSELN
S1_REQN4
S1_GNTN2
S1_GNTN4
S1_LOCKN
S1_GNTN6
S1_REQN3
S1_REQN5
S1_REQN7
S1_GNTN1
S1_REQN1
S1_GNTN5
S1_GNTN3
S1_GNTN7
S1_IRDYN
S1_REQN2
S1_REQN0
S1_PAR
S1_REQN6
S2_AD[31:0]
S2_AD13
S2_AD3
S2_AD19
S2_AD22
S2_AD0
S2_AD9
S2_AD10
S2_AD21
S2_AD28
S2_CBE0
S2_AD15
S2_AD27
S2_CBE3
S2_AD25
S2_AD30
S2_AD2
S2_AD11
S2_AD12
S2_AD14
S2_CBE2
S2_AD18
S2_AD20
S2_AD23
S2_AD5
S2_CBE1
S2_AD17
S2_AD29
S2_AD31
S2_AD8
S2_AD4
S2_AD6
S2_AD7
S2_AD16
S2_AD26
S2_AD1
S2_AD24
S2_GNTN1
S2_REQN2
S2_GNTN7
S2_REQN7
S2_GNTN2
S2_GNTN4
S2_REQN1
S2_GNTN5
S2_REQN3
S2_GNTN3
S2_REQN5
S2_REQN4
S2_REQN6
S2_GNTN0
S2_GNTN6
S2_REQN0
SCLKOUT0
SCLKOUT13
SCLKOUT5
SCLKOUT6
SCLKOUT11
SCLKOUT14
SCLKOUT4
SCLKOUT9
SCLKOUT1
SCLKOUT2
SCLKOUT12
SCLKOUT15
SCLKOUT3
SCLKOUT8
SCLKOUT7
SCLKOUT10
+3.3V
+3.3V
+3.3V
+3.3V
+3.3V
+3.3V
+3.3V
+3.3V
+3.3V
AVCC
+3.3V
+3.3V
AVCC
AVCC
+3.3V
AVCC
+5V
AVCC
+3.3V
+3.3V
+3.3V
+3.3V
R11
5.1K
R9
5.1k
R1
3.3k
R2
5.1K
R6
5.1k
C13
0.1uF
R4
5.1k
R8
5.1K
JP4
HEADER 3
1
2
3
R3
5.1K
R7
5.1k
JP5
HEADER 3
1
2
3
JP6
HEADER 3
1
2
3
JP7
HEADER 3
1
2
3
R12
5.1K
R10
5.1k
JP8
HEADER 3
1
2
3
R13
5.1k
R14
5.1K
JP9
HEADER 3
1
2
3
C58
0.01uF
F3A
1
2
C55
0.001uF
C59
0.1uF
C19
0.001uF
C42
0.001uF
C57
0.1uF
C41
0.1uF
C60
0.001uF
C56
0.01uF
C40
0.01uF
C22
0.01uF
C23
0.1uF
R15
5.1K
JP10
HEADER 3
1
2
3
R16
5.1k
C45
0.1uF
C44
0.01uF
C47
0.1uF
C46
0.01uF
C48
0.001uF
C43
0.001uF
F3A
1
2
C50
0.01uF
C51
0.1uF
C49
0.001uF
+
C8
10uF
+
C10
10uF
+
C9
10uF
C12
0.1uF
C11
0.01uF
C353
0.001uF
C371
0.1uF
C370
0.01uF
C372
0.001uF
C373
0.01uF
+
C374
10uF
U0
LT11
17
GND
1
VO
2
VI
3
TAB
4
C354
100uF
+
C7
10uF
C16
0.1uF
C17
0.1uF
R5
121
R17
0
R18
150
R25
226
C24
0.01uF
C25
0.01uF
C26
0.01uF
C27
0.01uF
C28
0.01uF
C29
0.01uF
C21
0.001uF
C20
0.001uF
C38
0.001uF
C39
0.001uF
C30
0.001uF
C31
0.001uF
C36
0.1uF
C34
0.1uF
C37
0.1uF
C33
0.1uF
C35
0.1uF
C32
0.1uF
C360
0.01uF
C367
0.001uF
C363
0.01uF
C365
0.1uF
C361
0.001uF
C368
0.1uF
C366
0.01uF
C362
0.1uF
C364
0.001uF
t1
Table1
U1
PI7C7100
P_AD[0]
R17
P_AD[1]
T17
P_AD[2]
Y20
P_AD[3]
V20
P_AD[4]
U20
P_AD[5]
Y19
P_AD[6]
W19
P_AD[7]
U19
P_AD[8]
Y18
P_AD[9]
W18
P_AD[10]
U18
P_AD[11]
Y17
P_AD[12]
W17
P_AD[13]
Y16
P_AD[14]
W16
P_AD[25]
Y9
P_AD[16]
V12
P_AD[17]
W12
P_AD[18]
Y12
P_AD[19]
U11
P_AD[20]
V11
P_AD[21]
Y11
P_AD[22]
V10
P_AD[23]
W10
P_AD[24]
W9
P_AD[15]
V16
P_AD[26]
U8
P_AD[27]
V8
P_AD[28]
W8
P_AD[29]
Y8
P_AD[30]
W7
P_AD[31]
Y7
P_CBE[0]
V19
P_CBE[1]
U16
P_CBE[2]
U12
P_CBE[3]
V9
S_CFN_L
Y2
AGND
U4
AVCC
Y1
S1_AD[0]
T19
S1_AD[1]
T20
S1_AD[2]
R18
S1_AD[3]
R19
S1_AD[4]
R20
S1_AD[5]
P17
S1_AD[6]
N17
S1_AD[7]
N18
S1_AD[8]
N19
S1_AD[9]
N20
S1_AD[10]
M17
S1_AD[11]
M19
S1_AD[12]
M20
S1_AD[13]
L18
S1_AD[14]
L19
S1_AD[15]
L20
S1_AD[16]
G19
S1_AD[17]
G20
S1_AD[18]
F17
S1_AD[19]
F19
S1_AD[20]
F20
S1_AD[21]
E17
S1_AD[22]
E18
S1_AD[23]
E19
S1_AD[24]
D17
S1_AD[25]
D19
S1_AD[26]
D20
S1_AD[27]
C18
S1_AD[28]
C19
S1_AD[29]
C20
S1_AD[30]
B19
S1_AD[31]
B20
S1_CBE[0]
P20
S1_CBE[1]
K17
S1_CBE[2]
G18
S1_CBE[3]
E20
DGND
C2
S2_EN
W4
JTAG_TCK
V2
JTAG_TMS
W1
JTAG_TD0
V3
JTAG_TDI
W2
SCAN_TM_L
V4
SCAN_EN_H
U5
PLL_TM_H
Y3
CMPO1
U6
RESERVED
R4
ByPass
Y4
P_M66EN
V18
PLL_SCLK
V5
S_M66EN
D7
PLL_PCLK
V6
P_FLUSH_L
W5
P_RESET_L
Y5
P_GNT
U7
P_IDSEL
Y10
P_REQ
W6
P_FRAME_L
W13
P_IRDY_L
V13
P_TRDY_L
U13
P_DEVSEL_L
Y14
P_STOP_
L
W14
P_LOCK_L
V14
P_PERR_L
Y15
P_SERR_L
W15
P_PAR
U15
TRST_L
U3
S1_EN
W3
+D3.3V
E2
+D3.3V
J3
+D3.3V
N2
+D3.3V
V1
+D3.3V
V7
+D3.3V
U10
+D3.3V
V15
+D3.3V
W20
+D3.3V
P19
+D3.3V
L17
+D3.3V
F18
+D3.3V
D15
+D3.3V
C14
+D3.3V
D11
+D3.3V
B8
+D3.3V
D5
DGND
E3
DGND
G2
DGND
J2
DGND
K4
DGND
N1
DGND
R2
DGND
U2
DGND
Y6
DGND
U9
DGND
W11
DGND
Y13
DGND
U14
DGND
V17
DGND
U17
DGND
T18
DGND
P18
DGND
M18
DGND
K19
DGND
H17
DGND
G17
DGND
D18
DGND
A20
DGND
A17
DGND
A15
DGND
D12
DGND
A10
DGND
A8
DGND
A5
DGND
A3
S1_DEVSEL_L
J20
S1_FRAME_L
H20
S1_GNTN[0]
B18
S1_GNTN[1]
D16
S1_GNTN[2]
B16
S1_GNTN[3]
D14
S1_GNTN[4]
A14
S1_GNTN[5]
B13
S1_GNTN[6]
B12
S1_GNTN[7]
C11
S1_IRDY_L
H19
S1_LOCK_L
J18
S1_PAR_L
K18
S1_PERR_L
J17
S1_REQ[0]
B17
S1_REQ[1]
C17
S1_REQ[2]
A16
S1_REQ[3]
C15
S1_REQ[4]
C13
S1_REQ[5]
D13
S1_REQ[6]
A12
S1_REQ[7]
B11
S1_RESET_L
B10
S1_SERR_L
K20
S1_STOP_L
J19
S1_TRDY_L
H18
S2_AD[0]
C10
S2_AD[1]
D10
S2_AD[2]
A9
S2_AD[3]
B9
S2_AD[4]
C9
S2_AD[5]
D9
S2_AD[6]
C8
S2_AD[7]
D8
S2_AD[8]
B7
S2_AD[9]
C7
S2_AD[10]
A6
S2_AD[11]
B6
S2_AD[12]
C6
S2_AD[13]
D6
S2_AD[14]
B5
S2_AD[15]
C5
S2_AD[16]
B1
S2_AD[17]
C1
S2_AD[18]
D1
S2_AD[19]
E4
S2_AD[20]
E1
S2_AD[21]
F4
S2_AD[22]
F3
S2_AD[23]
F2
S2_AD[24]
G4
S2_AD[25]
G3
S2_AD[26]
G1
S2_AD[27]
H4
S2_AD[28]
H3
S2_AD[29]
H2
S2_AD[30]
H1
S2_AD[31]
J4
S2_CBE[0]
A7
S2_CBE[1]
A4
S2_CBE[2]
A1
S2_CBE[3]
F1
S2_DEVSEL_L
D3
S2_FRAME_L
D2
S2_GNTN[0]
K2
S2_GNTN[1]
L1
S2_GNTN[2]
L4
S2_GNTN[3]
M3
S2_GNTN[4]
N4
S2_GNTN[5]
R1
S2_GNTN[6]
P4
S2_GNTN[7]
U1
S2_IRDY_L
B2
S2_LOCK_L
B3
S2_PAR_L
B4
S2_PERR_L
D4
S2_REQ[0]
K3
S2_REQ[1]
K1
S2_REQ[2]
M1
S2_REQ[3]
M2
S2_REQ[4]
P1
S2_REQ[5]
P2
S2_REQ[6]
R3
S2_REQ[7]
T2
S2_RESET_L
T4
S2_SERR_L
C4
S2_STOP_L
C3
S2_TRDY_L
A2
SCLKOUT[15]
T3
SCLKOUT[14]
T1
SCLKOUT[13]
P3
SCLKOUT[12]
N3
SCLKOUT[11]
M4
SCLKOUT[10]
L3
SCLKOUT[9]
L2
SCLKOUT[8]
J1
SCLKOUT[7]
A11
SCLKOUT[6]
C12
SCLKOUT[5]
A13
SCLKOUT[4]
B14
SCLKOUT[3]
B15
SCLKOUT[2]
C16
SCLKOUT[1]
A18
SCLKOUT[0]
A19
S1_AD[31:0]
P_CBE[3:0]
P_AD[31:0]
S1_CBE[3:0]
PLL_PCLK
TDO
S_M66EN
P_DEVSELN
P_RESETN
P_REQN
TCK
P_IRDYN
P_SERRN
P_M66EN
P_FRAMEN
TM
S
PLL_SCLK
P_IDSEL
TDI
PLL_CAP1
P_TRDYN
P_STOPN
TRST_L
P_GNTN
P_LOCKN
PLL_CAP2
P_PERRN
P_PAR
S1_REQN[7:0]
S1_GNTN[7:0]
S1_STOPN
S1_FRAMEN
S1_LOCKN
S1_PERRN
S1_SERRN
S1_IRDYN
S1_RESETN
S1_PAR
S1_DEVSELN
S1_TRDYN
S2_CBE[3:0]
S2_AD[31:0]
S2_REQN[7:0]
S2_GNTN[7:0]
S2_IRDYN
S2_STOPN
S2_RESETN
S2_DEVSELN
S2_PERRN
S2_TRDYN
S2_PAR
S2_LOCKN
S2_SERRN
S2_FRAMEN
SCLKOUT[15:0]