
RM0453 Rev 2
RM0453
Contents
43
PWR RSS command register (PWR_RSSCMDR) . . . . . . . . . . . . . . . 273
PWR register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 274
Reset and clock control (RCC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 276
Backup domain reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 278
Sub-GHz radio reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 278
PKA SRAM reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 278
HSE32 clock with trimming . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 281
Clock source stabilization time . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 287
System clock (SYSCLK) selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . 287
Clock source frequency versus voltage scaling . . . . . . . . . . . . . . . . . . 288
Clock security system on HSE32 (CSS) . . . . . . . . . . . . . . . . . . . . . . . 288
Clock security system on LSE (LSECSS) . . . . . . . . . . . . . . . . . . . . . . 289
Sub-GHz radio SPI clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 289
Internal/external clock measurement with TIM16/TIM17 . . . . . . . . . . . 292
Peripheral clocks enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 294
RCC clock control register (RCC_CR) . . . . . . . . . . . . . . . . . . . . . . . . . 297
RCC internal clock sources calibration register (RCC_ICSCR) . . . . . . 300
RCC clock configuration register (RCC_CFGR) . . . . . . . . . . . . . . . . . 301