
General-purpose timer (TIM2)
RM0453
892/1454
RM0453 Rev 2
0x24
TIMx_CNT
CNT
[31]
or UIFCPY
CNT[30:0]
Reset value
0 0 0 0 0 0 0 0 0
0
0
0 0
0
0
0 0 0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x28
TIMx_PSC
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
PSC[15:0]
Reset value
0 0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x2C
TIMx_ARR
ARR[31:0]
Reset value
1 1 1 1 1 1 1 1 1
1
1
1 1
1
1
1 1 1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
0x30
Reserved
0x34
TIMx_CCR1
CCR1[31:0]
Reset value
0 0 0 0 0 0 0 0 0
0
0
0 0
0
0
0 0 0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x38
TIMx_CCR2
CCR2[31:0]
Reset value
0 0 0 0 0 0 0 0 0
0
0
0 0
0
0
0 0 0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x3C
TIMx_CCR3
CCR3[31:0]
Reset value
0 0 0 0 0 0 0 0 0
0
0
0 0
0
0
0 0 0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x40
TIMx_CCR4
CCR4[31:0]
Reset value
0 0 0 0 0 0 0 0 0
0
0
0 0
0
0
0 0 0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x44
Reserved
0x48
TIMx_DCR
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
DBL[4:0]
Res.
Res.
Res.
DBA[4:0]
Reset value
0
0
0
0
0
0
0
0
0
0
0x4C
TIMx_DMAR
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
DMAB[15:0]
Reset value
0 0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x50
TIM2_OR1
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
TI
4_RMP
ETR_RMP
Res.
Reset value
0
0
0
0x60
TIM2_AF1
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
ETRSEL
[3:0]
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Reset value
0
0 0 0
Table 185. TIM2 register map and reset values (continued)
Offset
Register
name
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
0