
RM0453 Rev 2
891/1454
RM0453
General-purpose timer (TIM2)
893
26.4.25 TIMx register map
TIMx registers are mapped as described in the table below:
Table 185. TIM2 register map and reset values
Offset
Register
name
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
0
0x00
TIMx_CR1
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
UIFREMA
Res.
CKD
[1:0]
ARP
E CMS
[1:0]
DIR
OP
M
URS
UD
IS
CE
N
Reset value
0
0
0
0
0
0
0
0
0
0
0
0x04
TIMx_CR2
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
TI
1
S
MMS[2:0]
C
CDS
Res.
Res.
Res.
Reset value
0
0
0
0
0
0x08
TIMx_SMCR
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
TS
[4:3]
Res.
Res.
Res.
SM
S
[3]
ETP
ECE
ETPS
[1:0]
ETF[3:0]
MSM
TS[2:0]
Res.
SMS[2:0]
Reset value
0
0
0 0 0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x0C
TIMx_DIER
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
CC
4D
E
CC
3D
E
CC
2D
E
CC
1D
E
UDE
Res.
TI
E
Res.
CC4IE
CC3IE
CC2IE
CC1IE
UIE
Reset value
0
0
0
0
0
0
0
0
0
0
0
0x10
TIMx_SR
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
CC4OF
CC3OF
CC2OF
CC1OF
Re
s.
Re
s.
TI
F
Re
s.
CC4IF
CC3IF
CC2IF
CC1IF
UIF
Reset value
0
0
0
0
0
0
0
0
0
0
0x14
TIMx_EGR
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
TG
Re
s.
CC4
G
CC3
G
CC2
G
CC1
G
UG
Reset value
0
0
0
0
0
0
0x18
TIMx_CCMR1
Output
Compare mode
Res.
Res.
Res.
Res.
Res.
Res.
Res.
OC2
M
[3]
Res.
Res.
Res.
Res.
Res.
Res.
Res.
OC1
M
[3]
OC2CE
OC2M
[2:0]
OC2
P
E
OC2
F
E
CC2S
[1:0]
OC1CE
OC1M
[2:0]
OC1
P
E
OC1
F
E
CC1S
[1:0]
Reset value
0
0 0 0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
TIMx_CCMR1
Input Capture
mode
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
IC2F[3:0]
IC2
PSC
[1:0]
CC2S
[1:0]
IC1F[3:0]
IC1
PSC
[1:0]
CC1S
[1:0]
Reset value
0 0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x1C
TIMx_CCMR2
Output
Compare mode
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
OC4M[
3
]
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
OC3M[
3
]
O24
C
E
OC4M
[2:0]
OC4
P
E
OC4F
E
CC4S
[1:0]
OC3
C
E
OC3M
[2:0]
OC3
P
E
OC3F
E
CC3S
[1:0]
Reset value
0
0 0 0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
TIMx_CCMR2
Input Capture
mode
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
IC4F[3:0]
IC4
PSC
[1:0]
CC4S
[1:0]
IC3F[3:0]
IC3
PSC
[1:0]
CC3S
[1:0]
Reset value
0 0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x20
TIMx_CCER
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
CC
4N
P
Res.
CC
4P
CC
4E
CC
3N
P
Res.
CC
3P
CC
3E
CC
2N
P
Res.
CC
2P
CC
2E
CC
1N
P
Res.
CC
1P
CC
1E
Reset value
0
0
0
0
0
0
0
0
0
0
0
0