13
Table of Contents
Preliminary User’s Manual U17566EE1V2UM00
8.2
Peripheral and CPU Clock Settings
. . . . . . . . . . . . . . . . . . . . . . . 310
8.3
DMAC Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 312
8.3.1
DMA Source address registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 312
8.3.2
DMA destination address registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 314
8.3.3
DBCn - DMA transfer count registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 316
8.3.4
DADCn - DMA addressing control registers . . . . . . . . . . . . . . . . . . . . . . . . 317
8.3.5
DCHCn - DMA channel control registers . . . . . . . . . . . . . . . . . . . . . . . . . . 319
8.3.6
DRST - DMA restart register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 320
8.3.7
DTFRn - DMA trigger source select register . . . . . . . . . . . . . . . . . . . . . . . . 321
8.4
Automatic Restart Function
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 323
8.5
Transfer Type
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 324
8.6
Transfer Object
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 324
8.7
DMA Channel Priorities
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 325
8.8
DMA Transfer Start Factors
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 325
8.9
Forcible Interruption
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 325
8.10
Forcible Termination
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 326
8.11
DMA Transfer Completion
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 327
8.12
Transfer Mode
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 328
8.12.1
Single transfer mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 328
8.12.2
Block transfer mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 330
Chapter 9 ROM Correction Function (ROMC)
. . . . . . . . . . . . . . . . . . 331
9.1
Overview
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 331
9.2
“DBTRAP” ROM Correction Unit
. . . . . . . . . . . . . . . . . . . . . . . . . 332
9.2.1
“DBTRAP” ROM correction operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 333
9.2.2
“DBTRAP” ROM correction registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 335
9.3
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 338
Chapter 10 Code Protection and Security
. . . . . . . . . . . . . . . . . . . . . . . 339
10.1
Overview
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 339
10.2
Boot ROM
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 339
10.3
N-Wire Debug Interface
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 339
10.4
Flash Writer and Self-Programming Protection
. . . . . . . . . . . 341
10.4.1
Variable reset vector . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 341
Chapter 11 16-bit Timer/Event Counter P (TMP)
. . . . . . . . . . . . . . . . 343
11.1
Overview
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 343
11.2
Functions
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 344
11.3
Configuration
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 344
electronic components distributor