Tables
xvi
Tables
1
−
1.
Compatibility Modes
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1
−
2.
Summary of Bus Use During Data-Space and Program-Space Accesses
. . . . . . . . . . . .
1
−
3.
Special Bus Operations
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2
−
1.
CPU Register Summary
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2
−
2.
Available Operations for Shifting Values in the Accumulator
. . . . . . . . . . . . . . . . . . . . . . . . .
2
−
3.
Product Shift Modes
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2
−
4.
Instructions That Affect OVC/OVCU
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2
−
5.
Instructions Affected by the PM Bits
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2
−
6.
Instructions Affected by V flag
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2
−
7.
Negative Flag Under Overflow Conditions
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2
−
8.
Bits Affected by the C Bit
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2
−
9.
Instructions That Affect the TC Bit
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2
−
10. Instructions Affected by SXM
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2
−
11. Shift Operations
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3
−
1.
Interrupt Vectors and Priorities
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3
−
2.
Requirements for Enabling a Maskable Interrupt
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3
−
3.
Register Pairs Saved and SP Positions for Context Saves
. . . . . . . . . . . . . . . . . . . . . . . .
3
−
4.
Register Pairs Saved and SP Positions for Context Saves
. . . . . . . . . . . . . . . . . . . . . . . .
3
−
5.
Registers After Reset
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5
−
1.
Addressing Modes for “loc16” or “loc32”
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6
−
1.
Instruction Set Summary (Organized by Function)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6
−
2.
Register Operations
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7
−
1.
14-Pin Header Signal Descriptions
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7
−
2.
Selecting Device Operating Modes By Using TRST, EMU0, and EMU1
. . . . . . . . . . . . . . .
7
−
3.
Interrupt Handling Information By Mode and State
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7
−
4.
Start Address and DMA Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7
−
5.
End-Address Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7
−
6.
Analysis Resources
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
A
−
1.
Reset Values of the Status and Control Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
B
−
1.
Checksum Computation Memory Locations
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
C
−
1.
General Features
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
C
−
2.
C2xLP Product Mode Shifter
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
C
−
3.
C28x Product Mode Shifter
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
C
−
4.
Reset Conditions of Internal Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
C
−
5.
Status Register Bits
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
C
−
6.
B0 Memory Map
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Summary of Contents for TMS320C28x
Page 30: ...1 12...
Page 80: ...This page intentionally left blank 2 50 This page intentionally left blank...
Page 269: ...IN loc16 PA 6 112 MOV AL 0 AL 0 UOUT IORegC AL IOspace IORegC AL 10...
Page 308: ...MAXCUL P loc32 6 151 Saturate MOVL Var64 2 ACC Store result into Var64 MOVL Var64 P...
Page 509: ...SUBL ACC P PM 6 352 SUBL ACC P PM ACC S B 11 M X 4 MOVH Y ACC 5 Store Q15 result into Y...
Page 585: ...This page intentionally left blank 7 32 This page intentionally left blank...