Contents
xii
9.6.5
Ready Input
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9.7
Hold Interface
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9.8
Memory Request Priority
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9.8.1
TMS320C6201/C6202/C6701 Memory Request Priority
. . . . . . . . . . . . . . . . .
9.8.2
TMS320C6211/C6711 Memory Request Priority
. . . . . . . . . . . . . . . . . . . . . . . .
9.9
Boundary Conditions When Writing to EMIF Registers
. . . . . . . . . . . . . . . . . . . . . . . . . .
9.10
Clock Output Enabling
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9.11
Emulation Halt Operation
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9.12
Power Down
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
10 Boot Modes and Configuration
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Describes the boot modes and associated memory maps.
10.1
Overview
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
10.2
Device Reset
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
10.3
Boot Configuration
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
10.3.1 Memory Map
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
10.3.2 Memory at Reset Address
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
10.3.3 Boot Processes
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
10.4
Device Configuration
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
10.4.1 Input Clock Mode
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
10.4.2 Endian Mode
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
10.4.3 TMS320C6202 Expansion Bus
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11 Multichannel Buffered Serial Ports
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Describes the features and operation of the two multichannel buffered serial ports.
11.1
Features
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11.2
McBSP Interface Signals and Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11.2.1 Serial Port Configuration
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11.2.2 Receive and Transmit Control Registers: RCR and XCR
. . . . . . . . . . . . . . . .
11.3
Data Transmission and Reception
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11.3.1 Resetting the Serial Port: (R/X)RST, GRST, and RESET
. . . . . . . . . . . . . . . .
11.3.2 Determining Ready Status
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11.3.3 CPU Interrupts: (R/X)INT
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11.3.4 Frame and Clock Configuration
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11.3.5 McBSP Standard Operation
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11.3.6 Frame Synchronization Ignore
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11.3.7 Serial Port Exception Conditions
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11.3.8 Receive Data Justification and Sign Extension: RJUST
. . . . . . . . . . . . . . . . .
11.3.9 32-Bit Bit Reversal: (R/X)WDREVRS
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11.4
µ
-LAW/A-LAW Companding Hardware Operation
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11.4.1 Companding Internal Data
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11.5
Programmable Clock and Framing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11.5.1 Sample Rate Generator Clocking and Framing
. . . . . . . . . . . . . . . . . . . . . . . .
11.5.2 Data Clock Generation
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .