MOTOROLA
INDEX - 3
INDEX
—A—
A0-A15 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-4
Architecture . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-4
—B—
BG . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-6, 4-16
BN . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-5, 4-16
Bootstrap Code . . . . . . . . . . . . . . . . . . . . . . . . .A-4
Bootstrap from EPROM (Mode 1) . . . . . . . . . . 3-8
Bootstrap from Host (Mode 5) . . . . . . . 3-11, 5-50
Bootstrap from SCI (Mode 6) . . . . . . . . 3-12, 6-71
Bootstrap ROM . . . . . . . . . . . . . . . . . . . . . . . . . 3-3
BR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-5, 4-16
Break . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-30
BS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-6, 4-16
Bus Arbitration . . . . . . . . . . . . . . .4-16, 4-18, 4-20
Bus Control Register (BCR) . . . . . . . . . 4-13, B-10
—C—
CD11–CD0 . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-25
Central Processing Module . . . . . . . . . . . . . . . 1-4
components . . . . . . . . . . . . . . . . . . . . . . . . 1-4
CKOUT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-14
CKP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-14
CLGND . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-13
Clock Pins
crystal output (XTAL) . . . . . . . . . . . . . . . . 2-8
external clock/crystal input (EXTAL) . . . . . 2-8
Clock Stabilization Delay . . . . . . . . . . . . . . . . . 3-7
CLVcc . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-13
COD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-26
Command Vector Register (CVR) . . . . 5-26, B-18
CRA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-87
bit 15 - prescaler range (PSR) . . . . . . . . 6-88
bits 0-7 - prescale modulus select
(PM0-PM7) . . . . . . . . . . . . . . . . . 6-87
bits 13,14 - word length control
(WL0,WL1) . . . . . . . . . . . . . . . . 6-87
bits 8-12 - frame rate divider control
(DC0-DC4) . . . . . . . . . . . . . . . . . 6-87
CRB . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-88
bit 0 - serial output flag 0 (OF0) . . . . . . . . 6-88
bit 1 - serial output flag 1 (OF1) . . . . . . . . 6-88
bit 10 - gated control clock (GCK) . . . . . . 6-91
bit 11 - mode select (MOD) . . . . . . . . . . . 6-92
bit 12 - transmit enable (TE) . . . . . . . . . . 6-92
bit 13 - receive enable (RE) . . . . . . . . . . . 6-92
bit 14 - transmit interrupt enable (TIE) . . . 6-93
bit 2 - serial control 0 direction (SCD0) . . 6-89
bit 3 - serial control 1 direction (SCD1) . . 6-89
bit 4 - serial control 2 direction (SCD2) . . 6-89
bit 5 - clock source direction (SCKD) . . . . 6-89
bit 6 - shift direction (SHFD) . . . . . . . . . . 6-91
bit 7,8 - frame sync length
(FSL0, FSL1) . . . . . . . . . . . . . . . 6-91
bit 9 - sync/async (SYN) . . . . . . . . . . . . . 6-91
control bits . . . . . . . . . . . . . . . . . . . . . . . 6-112
receive interrupt enable (RIE) . . . . . . . . . 6-93
CVR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .5-26
bit 0-5 - host vector (HV) . . . . . . . . . . . . . 5-26
bit 6 - reserved . . . . . . . . . . . . . . . . . . . . . 5-27
bit 7 - host command (HC) . . . . . . . . . . . 5-27
—D—
D0-D23 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .2-4
Data Register (PBD) . . . . . . . . . . . . . . . . . . . B-14
Data Transfer
DMA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-54
DSP to host . . . . . . . . . . . . . . . . . . 5-17, 5-51
HI host processor . . . . . . . . . . . . . . . . . . 5-34
F
re
e
sc
a
le
S
e
m
ic
o
n
d
u
c
to
r,
I
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
c
.
..