Index (Continued)
INDEX - 6
MOTOROLA
MF0-MF11 . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-13
MOD . . . . . . . . . . . . . . . . . . . . . . . . . . 6-92, 6-112
MODA/IRQA . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-6
MODB/IRQB . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-7
MODC/NMI . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-7
Multidrop . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-55
address mode wakeup . . . . . . . . . . . . . . 6-61
example . . . . . . . . . . . . . . . . . . . . . . . . . . 6-61
idle line wakeup . . . . . . . . . . . . . . . . . . . . 6-57
transmitting data and
address characters . . . . . . . . . . . 6-57
wired-or mode . . . . . . . . . . . . . . . . . . . . . 6-57
Multiplication Factor . . . . . . . . . . . . . . . . . . . . 3-13
—N—
Network Mode . . . . . . . . . . . . . . . . . . . . . . . 6-135
Network Mode Receive . . . . . . . . . . . . . . . . 6-144
Network Mode Transmit . . . . . . . . . . . . . . . . 6-140
Normal Expanded Mode (Mode 2) . . . . . . . . . 3-11
Normal Mode Receive . . . . . . . . . . . . . . . . . 6-133
Normal Mode Transmit . . . . . . . . . . . . . . . . . 6-130
—O—
OF0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-88
OF1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-88
OMR
chip operating mode (bit 4) . . . . . . . . . . . . 3-7
data rom enable (bit 1) . . . . . . . . . . . . . . . 3-6
stop delay (bit 6) . . . . . . . . . . . . . . . . . . . . 3-7
Y memory disable (bit 3) . . . . . . . . . . . . . . 3-6
OnCE Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-11
debug request input (DR) . . . . . . . . . . . . 2-13
debug serial input/chip status 0
(DS1/OS0) . . . . . . . . . . . . . . . . . 2-11
debug serial output (DS0) . . . . . . . . . . . . 2-12
On-chip Peripherals Memory Map . . . . . . . . . .B-3
Operating Mode Register (OMR) . . . . . . . . . .B-12
Operating Modes . . . . . . . . . . . . . . . . . . . 3-3, 3-7
mode 0 - single chip mode . . . . . . . . . . . . 3-8
mode 1 - bootstrap from EPROM . . . . . . . 3-8
mode 2 - normal expanded mode . . . . . . 3-11
mode 3 - development mode . . . . . . . . . 3-11
mode 4 - reserved mode . . . . . . . . . . . . . 3-11
mode 5 - bootstrap from host . . . . . . . . . 3-11
mode 6 - bootstrap from SCI . . . . . . . . . . 3-12
mode 7 - reserved mode . . . . . . . . . . . . . 3-12
setting, changing . . . . . . . . . . . . . . . . . . . . 3-7
summary . . . . . . . . . . . . . . . . . . . . . . . . . . 3-8
OR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-23
—P—
PBC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .5-4
PBD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .5-4
PBDDR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .5-4
PCAP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .2-13
PCC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-4
PCD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-4
PCDDR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-4
PE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-23
PEN . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .2-14
Peripheral Memory Map . . . . . . . . . . . . . . . . . B-3
PGND . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .2-13
PINIT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .2-14
Pins (Signals) . . . . . . . . . . . . . . . . . . . . . . . . . .2-3
PLL Control Register (PCTL) . . . . . . . . . . . . B-13
PLL Lock State . . . . . . . . . . . . . . . . . . . . . . . .2-14
PLL Multiplication Factor . . . . . . . . . . . . . . . . .3-13
PLL Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . .2-13
analog PLL circuit ground (PGND) . . . . . 2-13
analog PLL circuit power (PVcc) . . . . . . . 2-13
CKOUT Ground (CLGND) . . . . . . . . . . . . 2-13
CKOUT Polarity Control (CKP) . . . . . . . . 2-14
CKOUT power (CLVcc) . . . . . . . . . . . . . . 2-13
output clock (CKOUT) . . . . . . . . . . . . . . . 2-14
phase and frequency locked (PLOCK) . . 2-14
PLL filter off-chip capacitor (PCAP) . . . . . 2-13
PLL initialization input (PINIT) . . . . . . . . . 2-14
PLOCK . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .2-14
PM7–PM0 . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-87
Polling . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .5-35
Port A . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-3
Port A Address Pins . . . . . . . . . . . . . . . . . 2-4, 4-3
Port A Bus Control Pins . . . . . . . . . . . . . . 2-4, 4-3
bus grant (BG) . . . . . . . . . . . . . . . . . . . . . . 2-6
bus needed (BN) . . . . . . . . . . . . . . . . . . . . 2-5
bus request (BR) . . . . . . . . . . . . . . . . . . . . 2-5
bus strobe (BS) . . . . . . . . . . . . . . . . . . . . . 2-6
bus wait (WT) . . . . . . . . . . . . . . . . . . . . . . 2-6
data memory select (DS) . . . . . . . . . . . . . . 2-5
program memory select (PS) . . . . . . . . . . . 2-4
read enable (RD) . . . . . . . . . . . . . . . . . . . . 2-5
write enable (WR) . . . . . . . . . . . . . . . . . . . 2-5
X/Y select (X/Y) . . . . . . . . . . . . . . . . . . . . . 2-5
Port A Data Bus Pins . . . . . . . . . . . . . . . . 2-4, 4-3
Port A Interrupt and Mode Control Pins . . . . . .2-6
MODA/IRQA . . . . . . . . . . . . . . . . . . . . . . . 2-6
MODB/IRQB . . . . . . . . . . . . . . . . . . . . . . . 2-7
F
re
e
sc
a
le
S
e
m
ic
o
n
d
u
c
to
r,
I
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
c
.
..