CHAPTER 7 DMAC
Preliminary User’s Manual A14874EJ3V0UM
153
(2) DMA source address registers 0L to 3L (DSA0L to DSA3L)
These registers can be read or written in 16-bit units.
Figure 7-2. DMA Source Address Registers 0L to 3L (DSA0L to DSA3L)
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
0
DSA0L
SA
15
SA
14
SA
13
SA
12
SA
11
SA
10
SA
9
SA
8
SA
7
SA
6
SA
5
SA
4
SA
3
SA
2
SA
1
SA
0
Address
FFFFF080H
After reset
Undefined
DSA1L
SA
15
SA
14
SA
13
SA
12
SA
11
SA
10
SA
9
SA
8
SA
7
SA
6
SA
5
SA
4
SA
3
SA
2
SA
1
SA
0
Address
FFFFF088H
After reset
Undefined
DSA2L
SA
15
SA
14
SA
13
SA
12
SA
11
SA
10
SA
9
SA
8
SA
7
SA
6
SA
5
SA
4
SA
3
SA
2
SA
1
SA
0
Address
FFFFF090H
After reset
Undefined
DSA3L
SA
15
SA
14
SA
13
SA
12
SA
11
SA
10
SA
9
SA
8
SA
7
SA
6
SA
5
SA
4
SA
3
SA
2
SA
1
SA
0
Address
FFFFF098H
After reset
Undefined
Bit position
Bit name
Function
15 to 0
SA15 to
SA0
Sets the DMA transfer source address (A15 to A0). During a DMA transfer, the next DMA
transfer source address is maintained. For a flyby transfer, the external memory address is
maintained.