
MOTOROLA CMOS LOGIC DATA
6–227
MC14502B
Strobed Hex Inverter/Buffer
The MC14502B is a strobed hex buffer/inverter with 3–state outputs, an
inhibit control, and guaranteed TTL drive over the temperature range. The
3–state output simplifies design by allowing a common bus.
•
Separate Output Disable Control
•
3–State Output
•
Supply Voltage Range = 3.0 Vdc to 18 Vdc
•
Capable of Driving 4LSTTL Loads Over the Rated Temperature Range
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
MAXIMUM RATINGS*
(Voltages Referenced to VSS)
ÎÎÎÎ
ÎÎÎÎ
Symbol
ÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎ
Parameter
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
Value
ÎÎÎ
ÎÎÎ
Unit
ÎÎÎÎ
ÎÎÎÎ
VDD
ÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎ
DC Supply Voltage
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
– 0.5 to + 18.0
ÎÎÎ
ÎÎÎ
V
ÎÎÎÎ
ÎÎÎÎ
Vin, Vout
ÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎ
Input or Output Voltage (DC or Transient)
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
– 0.5 to VDD + 0.5
ÎÎÎ
ÎÎÎ
V
ÎÎÎÎ
ÎÎÎÎ
Iin
ÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎ
Input Current (DC or Transient), per Pin
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
±
10
ÎÎÎ
ÎÎÎ
mA
ÎÎÎÎ
ÎÎÎÎ
Iout
ÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎ
Output Current (DC or Transient), per Pin
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
+ 30
ÎÎÎ
ÎÎÎ
mA
ÎÎÎÎ
ÎÎÎÎ
PD
ÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎ
Power Dissipation, per Package†
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
500
ÎÎÎ
ÎÎÎ
mW
ÎÎÎÎ
ÎÎÎÎ
Tstg
ÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎ
Storage Temperature
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
– 65 to + 150
ÎÎÎ
ÎÎÎ
_
C
ÎÎÎÎ
ÎÎÎÎ
TL
ÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎ
Lead Temperature (8–Second Soldering)
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
260
ÎÎÎ
ÎÎÎ
_
C
* Maximum Ratings are those values beyond which damage to the device may occur.
†Temperature Derating:
Plastic “P and D/DW” Packages: – 7.0 mW/
_
C From 65
_
C To 125
_
C
Ceramic “L” Packages: – 12 mW/
_
C From 100
_
C To 125
_
C
CIRCUIT DIAGRAM
DISABLE
INHIBIT
D1
VDD
VSS
Q1
Other five buffers are identical
TRUTH TABLE
Dn
Inhibit
Disable
Qn
0
0
0
1
1
0
0
0
X
1
0
0
X
X
1
High
Impedance
X = Don’t Care
MOTOROLA
SEMICONDUCTOR TECHNICAL DATA
MC14502B
L SUFFIX
CERAMIC
CASE 620
ORDERING INFORMATION
TA = – 55
°
to 125
°
C for all packages.
P SUFFIX
PLASTIC
CASE 648
DW SUFFIX
SOIC
CASE 751G
LOGIC DIAGRAM
MC14XXXBCP
Plastic
MC14XXXBCL
Ceramic
MC14XXXBDW
SOIC
14 Q6
11 Q5
9 Q4
2 Q3
7 Q2
5 Q1
3–STATE
OUTPUT
DISABLE
INHIBIT 12
4
D1 3
D2 6
D3 1
D4 10
D5 13
D6 15
VDD = PIN 16
VSS = PIN 8
Содержание CMOS Logic
Страница 1: ......
Страница 5: ...iv MOTOROLA CMOS LOGIC DATA ...
Страница 6: ...Master Index 1 ...
Страница 12: ...Product Selection Guide 2 ...
Страница 17: ...The Better Program 3 ...
Страница 20: ...B and UB Series Family Data 4 ...
Страница 25: ...CMOS Handling and Design Guidelines 5 ...
Страница 32: ...CMOS Handling and Design Guidelines 5 ...
Страница 39: ...Data Sheets 6 ...
Страница 69: ...MOTOROLA CMOS LOGIC DATA 6 31 MC14008B Figure 5 Logic Diagram Cin A1 B1 A2 B2 A3 B3 A4 B4 S1 S2 S3 S4 Cout ...
Страница 234: ...MOTOROLA CMOS LOGIC DATA MC14174B 6 196 FUNCTIONAL BLOCK DIAGRAM TIMING DIAGRAM ...
Страница 238: ...MOTOROLA CMOS LOGIC DATA MC14175B 6 200 FUNCTIONAL BLOCK DIAGRAM TIMING DIAGRAM ...
Страница 555: ...CMOS Reliability 7 ...
Страница 561: ...Equivalent Gate Count 8 ...
Страница 563: ...Packaging Information Including Surface Mounts 9 ...
Страница 571: ......