CHAPTER
18
MULTIP
L
IER/DI
VIDER (
µ
PD78
F
0534, 78F
0535,
78F0536,
78F0
537, AND
78F0
537D
ONLY
)
Preliminary
User’s Manual
U17260EJ
3
V1UD
483
Figure 18-6. Timing Chart of Multiplication Operation (00DAH
×
0093H)
Operation clock
MDA0
SDR0
MDB0
1
2
3
4
5
6
7
8
9
A
B
C
D
E
F
10
0
0
0000
0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
0000
006D
0000
00DA
XXXX
00DA
XXXX
XXXX
XXXX
0049
8036
0024
C01B
005B
E00D
0077
7006
003B
B803
0067
5C01
007D
2E00
003E
9700
001F
4B80
000F
A5C0
0007
D2E0
0003
E970
0001
F4B8
0000
FA5C
0000
7D2E
0093
XXXX
Internal clock
DMUE
DMUSEL0
Counter
INTDMU