Virtex-4 QV FPGA Ceramic Packaging
143
UG496 (v1.1) June 8, 2012
CF1509 (LX200) Ceramic Flip-Chip Column Grid Package
R
15
IO_L18P_15
AE34
15
IO_L18N_15
AD34
15
IO_L19P_15
AD31
15
IO_L19N_15
AD32
15
IO_L20P_15
AF36
15
IO_L20N_VREF_15
AE36
15
IO_L21P_15
AJ39
15
IO_L21N_15
AH39
15
IO_L22P_15
AG37
15
IO_L22N_15
AG38
15
IO_L23P_VRN_15
AH37
15
IO_L23N_VRP_15
AH38
15
IO_L24P_CC_LC_15
AF34
15
IO_L24N_CC_LC_15
AF35
15
IO_L1P_15
Y27
15
IO_L1N_15
AA28
15
IO_L2P_15
W29
15
IO_L2N_15
W30
15
IO_L3P_15
AA34
15
IO_L3N_15
AA35
15
IO_L4P_15
Y29
15
IO_L4N_VREF_15
AA30
15
IO_L5P_15
AC38
15
IO_L5N_15
AC39
15
IO_L6P_15
AA31
15
IO_L6N_15
Y31
15
IO_L7P_15
AC35
15
IO_L7N_15
AB35
15
IO_L8P_CC_LC_15
AB33
15
IO_L8N_CC_LC_15
AA33
15
IO_L9P_CC_LC_15
AC33
15
IO_L9N_CC_LC_15
AC34
15
IO_L10P_15
AD37
15
IO_L10N_15
AC37
15
IO_L11P_15
AC32
15
IO_L11N_15
AB31
15
IO_L12P_15
AE39
15
IO_L12N_VREF_15
AD39
Table 2-4:
CF1509 Package Pinout (LX200) (Cont’d)
Bank
Pin Description
Pin Number
No Connect