Virtex-4 QV FPGA Ceramic Packaging
87
UG496 (v1.1) June 8, 2012
CF1509 (FX140) Ceramic Flip-Chip Column Grid Package
R
7
IO_L17P_7
AP32
7
IO_L17N_7
AR32
7
IO_L18P_7
AU28
7
IO_L18N_7
AU27
7
IO_L19P_7
AM32
7
IO_L19N_7
AN32
7
IO_L20P_7
AT28
7
IO_L20N_VREF_7
AR28
7
IO_L21P_7
AJ30
7
IO_L21N_7
AK31
7
IO_L22P_7
AN28
7
IO_L22N_7
AN27
7
IO_L23P_VRN_7
AL31
7
IO_L23N_VRP_7
AM31
7
IO_L24P_CC_LC_7
AM28
7
IO_L24N_CC_LC_7
AL28
7
IO_L1P_7
AP37
7
IO_L1N_7
AR37
7
IO_L2P_7
AT24
7
IO_L2N_7
AR24
7
IO_L3P_7
AT36
7
IO_L3N_7
AU36
7
IO_L4P_7
AU25
7
IO_L4N_VREF_7
AT25
7
IO_L5P_7
AP36
7
IO_L5N_7
AR36
7
IO_L6P_7
AP25
7
IO_L6N_7
AP24
7
IO_L7P_7
AP35
7
IO_L7N_7
AP34
7
IO_L8P_CC_LC_7
AU26
7
IO_L8N_CC_LC_7
AT26
7
IO_L9P_CC_LC_7
AT35
7
IO_L9N_CC_LC_7
AU35
7
IO_L10P_7
AR26
7
IO_L10N_7
AP26
7
IO_L11P_7
AR34
7
IO_L11N_7
AT34
Table 2-3:
FF1517 Package Pinout (FX140) (Cont’d)
Bank
Pin Description
Pin Number
No Connects