60
Virtex-4 QV FPGA Ceramic Packaging
UG496 (v1.1) June 8, 2012
Chapter 2: Pinout Tables
R
11
IO_L18P_11
AC30
11
IO_L18N_11
AC29
11
IO_L19P_11
AB28
11
IO_L19N_11
AB27
11
IO_L20P_11
AB26
11
IO_L20N_VREF_11
AB25
11
IO_L21P_11
AD32
11
IO_L21N_11
AD31
11
IO_L22P_11
AD30
11
IO_L22N_11
AD29
11
IO_L23P_VRN_11
AC28
11
IO_L23N_VRP_11
AC27
11
IO_L24P_CC_LC_11
AG32
11
IO_L24N_CC_LC_11
AH32
11
IO_L1P_11
V29
11
IO_L1N_11
V28
11
IO_L2P_11
U32
11
IO_L2N_11
U31
11
IO_L3P_11
V30
11
IO_L3N_11
U30
11
IO_L4P_11
W25
11
IO_L4N_VREF_11
W24
11
IO_L5P_11
W32
11
IO_L5N_11
V32
11
IO_L6P_11
W26
11
IO_L6N_11
Y26
11
IO_L7P_11
Y29
11
IO_L7N_11
W29
11
IO_L8P_CC_LC_11
W27
11
IO_L8N_CC_LC_11
V27
11
IO_L9P_CC_LC_11
W31
11
IO_L9N_CC_LC_11
W30
11
IO_L10P_11
Y32
11
IO_L10N_11
Y31
11
IO_L11P_11
Y28
11
IO_L11N_11
Y27
11
IO_L12P_11
Y24
11
IO_L12N_VREF_11
AA24
Table 2-2:
CF1144 Package(FX60) (Cont’d)
Bank
Pin Description
Pin
Number
No Connects