Virtex-4 QV FPGA Ceramic Packaging
61
UG496 (v1.1) June 8, 2012
CF1144 (FX60) Ceramic Flip-Chip Column Grid Package
R
11
IO_L13P_11
AA31
11
IO_L13N_11
AA30
11
IO_L14P_11
AB32
11
IO_L14N_11
AC32
11
IO_L15P_11
AA29
11
IO_L15N_11
AA28
11
IO_L16P_11
AB31
11
IO_L16N_11
AB30
11
IO_L25P_CC_LC_11
AE32
11
IO_L25N_CC_LC_11
AE31
11
IO_L26P_11
AD27
11
IO_L26N_11
AD26
11
IO_L27P_11
AF31
11
IO_L27N_11
AF30
11
IO_L28P_11
AC25
11
IO_L28N_VREF_11
AD25
11
IO_L29P_11
AE29
11
IO_L29N_11
AF29
11
IO_L30P_11
AJ32
11
IO_L30N_11
AJ31
11
IO_L31P_11
AG31
11
IO_L31N_11
AG30
11
IO_L32P_11
AH30
11
IO_L32N_11
AJ30
12
IO_L17P_12
AJ4
12
IO_L17N_12
AK3
12
IO_L18P_12
AE4
12
IO_L18N_12
AE3
12
IO_L19P_12
AM5
12
IO_L19N_12
AL5
12
IO_L20P_12
AC7
12
IO_L20N_VREF_12
AB8
12
IO_L21P_12
AL4
12
IO_L21N_12
AK4
12
IO_L22P_12
AF5
12
IO_L22N_12
AF4
Table 2-2:
CF1144 Package(FX60) (Cont’d)
Bank
Pin Description
Pin
Number
No Connects