Virtex-4 QV FPGA Ceramic Packaging
83
UG496 (v1.1) June 8, 2012
CF1509 (FX140) Ceramic Flip-Chip Column Grid Package
R
4
IO_L6N_GC_LC_4
AJ19
4
IO_L7P_GC_VRN_LC_4
AJ21
4
IO_L7N_GC_VRP_LC_4
AJ20
4
IO_L8P_GC_CC_LC_4
AM21
4
IO_L8N_GC_CC_LC_4
AM20
5
IO_L1P_ADC7_5
C28
5
IO_L1N_ADC7_5
C27
5
IO_L2P_ADC6_5
K28
5
IO_L2N_ADC6_5
L28
5
IO_L3P_ADC5_5
K29
5
IO_L3N_ADC5_5
L29
5
IO_L4P_5
G28
5
IO_L4N_VREF_5
H28
5
IO_L5P_ADC4_5
J29
5
IO_L5N_ADC4_5
H29
5
IO_L6P_ADC3_5
E28
5
IO_L6N_ADC3_5
F28
5
IO_L7P_ADC2_5
E29
5
IO_L7N_ADC2_5
F29
5
IO_L8P_CC_ADC1_LC_5
J27
5
IO_L8N_CC_ADC1_LC_5
K27
5
IO_L17P_5
G31
5
IO_L17N_5
F31
5
IO_L18P_5
D26
5
IO_L18N_5
E26
5
IO_L19P_5
E31
5
IO_L19N_5
D31
5
IO_L20P_5
G25
5
IO_L20N_VREF_5
H25
5
IO_L21P_5
L31
5
IO_L21N_5
L30
5
IO_L22P_5
F25
5
IO_L22N_5
F24
5
IO_L23P_VRN_5
K31
5
IO_L23N_VRP_5
J31
5
IO_L24P_CC_LC_5
C25
5
IO_L24N_CC_LC_5
D25
Table 2-3:
FF1517 Package Pinout (FX140) (Cont’d)
Bank
Pin Description
Pin Number
No Connects