Figures
xviii
9–12
EMIF SDRAM Timing Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–13
TMS320C6211/C6711 SDRAM Extension Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–14
TMS320C6201/C6202/C6701 EMIF to 16M-Bit SDRAM Interface
. . . . . . . . . . . . . . . . . .
9–15
TMS320C6211/C6711 EMIF to 16M-Bit SDRAM Interface
. . . . . . . . . . . . . . . . . . . . . . . . .
9–16
TMS320C6201/C6202/C6701 EMIF to 64M-Bit SDRAM Interface
. . . . . . . . . . . . . . . . . .
9–17
SDRAM Refresh
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–18
TMS320C6201/C6202/C6701 Mode Register Value
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–19
TMS320C6211/C6711 Mode Register Value (0032h)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–20
TMS320C6211/C6711 Mode Register Value (0022h)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–21
SDRAM Mode Register Set: MRS Command
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–22
SDRAM DCAB — Deactivate all Banks
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–23
TMS320C6211/C6711 SDRAM DEAC — Deactivate Single Bank
. . . . . . . . . . . . . . . . . .
9–24
TMS3206201/C6202/C6701 SDRAM Read
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–25
TMS320C6211 SDRAM Read
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–26
TMS320C6201/C6202/C6701 SDRAM Three Word Write
. . . . . . . . . . . . . . . . . . . . . . . . .
9–27
TMS320C6211/C6711 SDRAM Three Word Write
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–28
Burst Reads to 2 Pages of SDRAM
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–29
Seamless SDRAM Write
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–30
TMS320C6201/C6202/C6701 SBSRAM Interface
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–31
TMS320C6211/C6711 SBSRAM interface
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–32
SBSRAM Four-Word Read
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–33
TMS320C6211/C6711 SBSRAM Six-Word Read
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–34
TMS320C6201/C6202/C6701 SBSRAM Four Word Write
. . . . . . . . . . . . . . . . . . . . . . . . .
9–35
TMS320C6211/C6711 SBSRAM Write
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–36
TMS6201/C6202/C6701 EMIF to 32-bit SRAM Interface
. . . . . . . . . . . . . . . . . . . . . . . . . .
9–37
TMS320C6211/C6711 EMIF to 16-bit SRAM (Big Endian)
. . . . . . . . . . . . . . . . . . . . . . . . .
9–38
EMIF to 8-Bit ROM Interface
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–39
EMIF to 16-Bit ROM Interface
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–40
EMIF to 32-Bit ROM Interface
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–41
Asynchronous Read Timing Example
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–42
Asynchronous Write Timing Example
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–43
TMS320C6201/C6202/C6701 Ready Operation
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9–44
TMS320C6211/C6711 Ready Operation
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11–1
McBSP Block Diagram
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11–2
Serial Port Control Register (SPCR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11–3
Pin Control Register (PCR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11–4
Receive Control Register (RCR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11–5
Transmit Control Register (XCR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11–6
Frame and Clock Operation
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11–7
Receive Data Clocking
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11–8
Dual-Phase Frame Example
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11–9
Inter-IC Sound (IIS) Timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11–10 Single-Phase Frame of Four 8-Bit Elements
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11–11
Single-Phase Frame of One 32-Bit Element
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .