Figures
xx
11–54 SPI Transfer with CLKSTP = 10b
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11–55 SPI Transfer with CLKSTP = 11b
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12–1
Timer Block Diagram
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12–2
Timer Control Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12–3
Timer Period Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12–4
Timer Counter Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12–5
Timer Operation in Pulse Mode (C/ P = 0)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12–6
Timer Operation in Clock Mode (C/ P = 1)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
13–1
Timing of External Interrupt Related Signals
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
13–2
External Interrupt Polarity Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
13–3
Interrupt Multiplexer Low Register Diagram
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
13–4
Interrupt Multiplexer High Register Diagram
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14–1
Power-Down Mode Logic
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14–2
PWRD Field of the CSR Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14–3
Peripheral Power-Down Control Fields for the TMS320C6202
. . . . . . . . . . . . . . . . . . . . .
15–1
14-Pin Header Signals and Header Dimensions
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15–2
JTAG Emulator Cable Pod Interface
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15–3
JTAG Emulator Cable Pod Timings
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15–4
Target-System-Generated Test Clock
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15–5
Multiprocessor Connections
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15–6
Pod/Connector Dimensions
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15–7
14-Pin Connector Dimensions
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15–8
Connecting a Secondary JTAG Scan Path to an SPL
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
15–9
EMU0/1 Configuration
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15–10 EMU0/1 Configuration With Additional AND Gate to Meet Timing Requirements
. . . . .
15–11 Suggested Timings for the EMU0 and EMU1 Signals
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
15–12 EMU0/1 Configuration Without Global Stop
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15–13 TBC Emulation Connections for n JTAG Scan Paths
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .