587
A.2.23
Timer Output Control Register (TOCR)
ITU
•
Start Address: H'5FFFF31
•
Bus Width: 8
Register Overview:
Bit:
7
6
5
4
32
1
0
Bit name:
—
—
—
—
—
—
OLS4
OLS3
Initial value:
*
1
1
1
1
1
1
1
R/W:
—
—
—
—
—
—
R/W
R/W
Note:
*
Undetermined
Table A.24 TOCR Bit Functions
Bit
Bit name
Value
Description
1
Output level select 4 (OLS4)
0
Reverse output of TIOCA3, TIOCA4, TIOCB4
1
Direct output of TIOCA3, TIOCA4, TIOCB4
(Initial value)
0
Output level select 3 (OLS3)
0
Reverse output of TIOCB3, TOCXA4, TOCXB4
1
Direct output of TIOCB3, TOCXA4, TOCXB4
(Initial value)
Содержание HD6417032
Страница 21: ......
Страница 35: ...xiv ...
Страница 85: ...50 ...
Страница 101: ...66 ...
Страница 129: ...94 ...
Страница 135: ...100 ...
Страница 343: ...308 ...
Страница 369: ...334 ...
Страница 383: ...348 ...
Страница 475: ...440 ...
Страница 525: ...490 CK RAS CAS TRp TRc TRcc tRASD1 tRASD2 tCASD3 tCASD2 TRr tCSR Figure 20 18 Self Refresh ...
Страница 578: ...543 CK RAS CAS TRp TRc TRcc tRASD1 tRASD2 tCASD3 tCASD2 TRr tCSR Figure 20 62 Self Refresh ...
Страница 689: ...654 ...