14. Register Descriptions > Register Map
122
PEB383 User Manual
July 25, 2011
Integrated Device Technology, Inc.
Confidential - NDA Required
0x108
PCIE_UERR_MASK
“PCIe Uncorrectable Error Mask Register”
0x10C
PCIE_UERR_SEV
“PCIe Uncorrectable Error Severity Register”
0x110
PCIE_COR_ERR
“PCIe Correctable Error Status Register”
0x114
PCIE_COR_MASK
“PCIe Correctable Error Mask Register”
0x118
PCIE_AERR_CAP_CTRL
“PCIe Advanced Error Capabilities and Control Register”
0x11C
PCIE_HL1
0x120
PCIE_HL2
0x124
PCIE_HL3
0x128
PCIE_HL4
0x12C
PCIE_SERR_STAT
“PCIe Secondary Uncorrectable Error Status Register”
0x130
PCIE_SERR_MASK
“PCIe Secondary Uncorrectable Error Mask Register”
0x134
PCIE_SERR_SEV
“PCIe Secondary Uncorrectable Error Severity Register”
0x138
PCIE_ECAP_CTRL
“PCIe Secondary Error Capabilities and Control Register”
0x13C
PCIE_SEC_HL1
“PCIe Secondary Header Log 1 Register”
0x140
PCIE_SEC_HL2
“PCIe Secondary Header Log 2 Register”
0x144
PCIE_SEC_HL3
“PCIe Secondary Header Log 3 Register”
0x148
PCIE_SEC_HL4
“PCIe Secondary Header Log 4 Register”
0x14C-204
Reserved
0x208
REPLAY_LATENCY
0x20C
ACKNAK_UPD_LAT
“ACK/NACK Update Latency Register”
0x210
N_FTS
Table 37: Register Map
(Continued)
Offset
Name
See