OPCODES AND EXECUTION TIMES
B-5
B
7B:1
addige
1
0111 1011
dst
src2
M3 M2
M1
0001
S2 S1
src1
7B:2
suboge
1
0111 1011
dst
src2
M3 M2
M1
0010
S2 S1
src1
7B:3
subige
1
0111 1011
dst
src2
M3 M2
M1
0011
S2 S1
src1
7B:4
selge
1
0111 1011
dst
src2
M3 M2
M1
0100
S2 S1
src1
7C:0
addol
1
0111 1100
dst
src2
M3 M2
M1
0000
S2 S1
src1
7C:1
addil
1
0111 1100
dst
src2
M3 M2
M1
0001
S2 S1
src1
7C:2
subol
1
0111 1100
dst
src2
M3 M2
M1
0010
S2 S1
src1
7C:3
subil
1
0111 1100
dst
src2
M3 M2
M1
0011
S2 S1
src1
7C:4
sell
1
0111 1100
dst
src2
M3 M2
M1
0100
S2 S1
src1
7D:0
addone
1
0111 1101
dst
src2
M3 M2
M1
0000
S2 S1
src1
7D:1
addine
1
0111 1101
dst
src2
M3 M2
M1
0001
S2 S1
src1
7D:2
subone
1
0111 1101
dst
src2
M3 M2
M1
0010
S2 S1
src1
7D:3
subine
1
0111 1101
dst
src2
M3 M2
M1
0011
S2 S1
src1
7D:4
selne
1
0111 1101
dst
src2
M3 M2
M1
0100
S2 S1
src1
7E:0
addole
1
0111 1110
dst
src2
M3 M2
M1
0000
S2 S1
src1
7E:1
addile
1
0111 1110
dst
src2
M3 M2
M1
0001
S2 S1
src1
7E:2
subole
1
0111 1110
dst
src2
M3 M2
M1
0010
S2 S1
src1
7E:3
subile
1
0111 1110
dst
src2
M3 M2
M1
0011
S2 S1
src1
7E:4
selle
1
0111 1110
dst
src2
M3 M2
M1
0100
S2 S1
src1
7F:0
addoo
1
0111 1111
dst
src2
M3 M2
M1
0000
S2 S1
src1
7F:1
addio
1
0111 1111
dst
src2
M3 M2
M1
0001
S2 S1
src1
7F:2
suboo
1
0111 1111
dst
src2
M3 M2
M1
0010
S2 S1
src1
7F:3
subio
1
0111 1111
dst
src2
M3 M2
M1
0011
S2 S1
src1
7F:4
sello
1
0111 1111
dst
src2
M3 M2
M1
0100
S2 S1
src1
Table B-2. REG Format Instruction Encodings
(Sheet 4 of 4)
Op
c
o
d
e
M
n
e
m
onic
C
y
cle
s
t
o
E
x
ec
ut
e
Op
c
o
d
e
(1
1
-
4
)
sr
c/
ds
t
sr
c
2
Mo
d
e
Op
c
o
d
e
(3
-0
)
Sp
e
c
ia
l
Fla
gs
sr
c
1
31 ...... 24 23.. 19 18 . .14
13
12
11
10 ...7
6
5
4 .... 0
1. Execution time based on function performed by instruction.
Содержание i960 Jx
Страница 1: ...Release Date December 1997 Order Number 272483 002 i960 Jx Microprocessor Developer s Manual ...
Страница 24: ......
Страница 25: ...1 INTRODUCTION ...
Страница 26: ......
Страница 35: ...2 DATA TYPES AND MEMORY ADDRESSING MODES ...
Страница 36: ......
Страница 46: ......
Страница 47: ...3 PROGRAMMING ENVIRONMENT ...
Страница 48: ......
Страница 73: ...4 CACHE AND ON CHIP DATA RAM ...
Страница 74: ......
Страница 85: ...5 INSTRUCTION SET OVERVIEW ...
Страница 86: ......
Страница 111: ...6 INSTRUCTION SET REFERENCE ...
Страница 112: ......
Страница 195: ...INSTRUCTION SET REFERENCE 6 83 6 Opcode mov 5CCH REG movl 5DCH REG movt 5ECH REG movq 5FCH REG See Also LOAD STORE lda ...
Страница 233: ...7 PROCEDURE CALLS ...
Страница 234: ......
Страница 256: ......
Страница 257: ...8 FAULTS ...
Страница 258: ......
Страница 291: ...9 TRACING AND DEBUGGING ...
Страница 292: ......
Страница 309: ...10 TIMERS ...
Страница 310: ......
Страница 324: ......
Страница 325: ...11 INTERRUPTS ...
Страница 326: ......
Страница 369: ...12 INITIALIZATION AND SYSTEM REQUIREMENTS ...
Страница 370: ......
Страница 412: ......
Страница 413: ...13 MEMORY CONFIGURATION ...
Страница 414: ......
Страница 429: ...14 EXTERNAL BUS ...
Страница 430: ......
Страница 468: ......
Страница 469: ...15 TEST FEATURES ...
Страница 470: ......
Страница 493: ...A CONSIDERATIONS FOR WRITING PORTABLE CODE ...
Страница 494: ......
Страница 502: ......
Страница 503: ...B OPCODES AND EXECUTION TIMES ...
Страница 504: ......
Страница 515: ...C MACHINE LEVEL INSTRUCTION FORMATS ...
Страница 516: ......
Страница 523: ...D REGISTER AND DATA STRUCTURES ...
Страница 524: ......
Страница 550: ......
Страница 551: ...GLOSSARY ...
Страница 552: ......
Страница 561: ...INDEX ...
Страница 562: ......
Страница 578: ......