D-13
INSTRUCTION SET OPCODES AND CLOCK CYCLES
7E
0111 1110
IP-inc-8
jle/jng
short-label
7F
0111 1111
IP-inc-8
jnle/jg
short-label
80
1000 0000
mod 000 r/m
(disp-lo),(disp-hi), data-8
add
reg8/mem8,immed8
mod 001 r/m
(disp-lo),(disp-hi), data-8
or
reg8/mem8,immed8
mod 010 r/m
(disp-lo),(disp-hi), data-8
adc
reg8/mem8,immed8
mod 011 r/m
(disp-lo),(disp-hi), data-8
sbb
reg8/mem8,immed8
mod 100 r/m
(disp-lo),(disp-hi), data-8
and
reg8/mem8,immed8
mod 101 r/m
(disp-lo),(disp-hi), data-8
sub
reg8/mem8,immed8
mod 110 r/m
(disp-lo),(disp-hi), data-8
xor
reg8/mem8,immed8
mod 111 r/m
(disp-lo),(disp-hi), data-8
cmp
reg8/mem8,immed8
81
1000 0001
mod 000 r/m
(disp-lo),(disp-hi), data-lo,data-hi
add
reg16/mem16,immed16
mod 001 r/m
(disp-lo),(disp-hi), data-lo,data-hi
or
reg16/mem16,immed16
mod 010 r/m
(disp-lo),(disp-hi), data-lo,data-hi
adc
reg16/mem16,immed16
mod 011 r/m
(disp-lo),(disp-hi), data-lo,data-hi
sbb
reg16/mem16,immed16
mod 100 r/m
(disp-lo),(disp-hi), data-lo,data-hi
and
reg16/mem16,immed16
81
1000 0001
mod 101 r/m
(disp-lo),(disp-hi), data-lo,data-hi
sub
reg16/mem16,immed16
mod 110 r/m
(disp-lo),(disp-hi), data-lo,data-hi
xor
reg16/mem16,immed16
mod 111 r/m
(disp-lo),(disp-hi), data-lo,data-hi
cmp
reg16/mem16,immed16
82
1000 0010
mod 000 r/m
(disp-lo),(disp-hi), data-8
add
reg8/mem8,immed8
mod 001 r/m
—
mod 010 r/m
(disp-lo),(disp-hi), data-8
adc
reg8/mem8,immed8
mod 011 r/m
(disp-lo),(disp-hi), data-8
sbb
reg8/mem8,immed8
mod 100 r/m
—
mod 101 r/m
(disp-lo),(disp-hi), data-8
sub
reg8/mem8,immed8
mod 110 r/m
—
mod 111 r/m
(disp-lo),(disp-hi), data-8
cmp
reg8/mem8,immed8
83
1000 0011
mod 000 r/m
(disp-lo),(disp-hi), data-SX
add
reg16/mem16,immed8
mod 001 r/m
—
mod 010 r/m
(disp-lo),(disp-hi), data-SX
adc
reg16/mem16,immed8
mod 011 r/m
(disp-lo),(disp-hi), data-SX
sbb
reg16/mem16,immed8
mod 100 r/m
—
mod 101 r/m
(disp-lo),(disp-hi), data-SX
sub
reg16/mem16,immed8
mod 110 r/m
—
mod 111 r/m
(disp-lo),(disp-hi), data-SX
cmp
reg16/mem16,immed8
84
1000 0100
mod reg r/m
(disp-lo),(disp-hi)
test
reg8/mem8,reg8
85
1000 0101
mod reg r/m
(disp-lo),(disp-hi)
test
reg16/mem16,reg16
86
1000 0110
mod reg r/m
(disp-lo),(disp-hi)
xchg
reg8,reg8/mem8
Table D-3. Machine Instruction Decoding Guide (Continued)
Byte 1
Byte 2
Bytes 3–6
ASM-86 Instruction Format
Hex
Binary
Содержание 80C186EA
Страница 1: ...80C186EA 80C188EA Microprocessor User s Manual...
Страница 2: ...80C186EA 80C188EA Microprocessor User s Manual 1995...
Страница 19: ......
Страница 20: ...1 Introduction...
Страница 21: ......
Страница 28: ...2 Overview of the 80C186 Family Architecture...
Страница 29: ......
Страница 79: ......
Страница 80: ...3 Bus Interface Unit...
Страница 81: ......
Страница 129: ......
Страница 130: ...4 Peripheral Control Block...
Страница 131: ......
Страница 139: ......
Страница 140: ...5 ClockGenerationand Power Management...
Страница 141: ......
Страница 165: ......
Страница 166: ...6 Chip Select Unit...
Страница 167: ......
Страница 190: ...7 Refresh Control Unit...
Страница 191: ......
Страница 205: ......
Страница 206: ...8 Interrupt Control Unit...
Страница 207: ......
Страница 239: ...INTERRUPT CONTROL UNIT 8 32...
Страница 240: ...9 Timer Counter Unit...
Страница 241: ......
Страница 265: ......
Страница 266: ...10 Direct Memory Access Unit...
Страница 267: ......
Страница 295: ...DIRECT MEMORY ACCESS UNIT 10 28...
Страница 296: ...11 Math Coprocessing...
Страница 297: ......
Страница 314: ...12 ONCE Mode...
Страница 315: ......
Страница 318: ...A 80C186 Instruction Set Additions and Extensions...
Страница 319: ......
Страница 330: ...B Input Synchronization...
Страница 331: ......
Страница 334: ...C Instruction Set Descriptions...
Страница 335: ......
Страница 383: ...INSTRUCTION SET DESCRIPTIONS C 48...
Страница 384: ...D Instruction Set Opcodes and Clock Cycles...
Страница 385: ......
Страница 408: ...Index...
Страница 409: ......