DocID018909 Rev 11
37/1731
RM0090
Contents
39
NAND Flash/PC Card controller . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1634
External memory interface signals . . . . . . . . . . . . . . . . . . . . . . . . . . . 1635
NAND Flash / PC Card supported memories and transactions . . . . . 1637
Timing diagrams for NAND Flash memory and PC Card . . . . . . . . . 1637
NAND Flash operations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1638
NAND Flash prewait functionality . . . . . . . . . . . . . . . . . . . . . . . . . . . 1639
PC Card/CompactFlash operations . . . . . . . . . . . . . . . . . . . . . . . . . . 1641
NAND Flash/PC Card controller registers . . . . . . . . . . . . . . . . . . . . . 1642
SDRAM controller main features . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1650
SDRAM External memory interface signals . . . . . . . . . . . . . . . . . . . . 1650
SDRAM controller functional description . . . . . . . . . . . . . . . . . . . . . . 1651
Low power modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1657
SDRAM controller registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1661
Debug support (DBG) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1670
Reference ARM® documentation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1671
SWJ debug port (serial wire and JTAG) . . . . . . . . . . . . . . . . . . . . . . . . 1671
Mechanism to select the JTAG-DP or the SW-DP . . . . . . . . . . . . . . . 1672
Pinout and debug port pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1672
SWJ debug port pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1673
Flexible SWJ-DP pin assignment . . . . . . . . . . . . . . . . . . . . . . . . . . . 1673
Internal pull-up and pull-down on JTAG pins . . . . . . . . . . . . . . . . . . . 1674
Using serial wire and releasing the unused debug pins as GPIOs . . 1675
STM32F4xx JTAG TAP connection . . . . . . . . . . . . . . . . . . . . . . . . . . . 1675
ID codes and locking mechanism . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1677
MCU device ID code . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1677
Boundary scan TAP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1678
®
-M4 with FPU TAP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1678
®
-M4 with FPU JEDEC-106 ID code . . . . . . . . . . . . . . . . . . . . 1678