786
(2) Arithmetic Instructions
Addressing Mode/
Instruction Length (Bytes)
Operand Size
#xx
Rn
@ERn
@(d,ERn)
@–ERn/@ERn+
@aa
@(d,PC)
@@aa
—
Mnemonic
ADD
ADDX
ADDS
INC
DAA
SUB
ADD.B #xx:8,Rd
B
2
ADD.B Rs,Rd
B
2
ADD.W #xx:16,Rd
W
4
ADD.W Rs,Rd
W
2
ADD.L #xx:32,ERd
L
6
ADD.L ERs,ERd
L
2
ADDX #xx:8,Rd
B
2
ADDX Rs,Rd
B
2
ADDS #1,ERd
L
2
ADDS #2,ERd
L
2
ADDS #4,ERd
L
2
INC.B Rd
B
2
INC.W #1,Rd
W
2
INC.W #2,Rd
W
2
INC.L #1,ERd
L
2
INC.L #2,ERd
L
2
DAA Rd
B
2
SUB.B Rs,Rd
B
2
SUB.W #xx:16,Rd
W
4
Rd8+#xx:8
→
Rd8
—
1
Rd8+Rs8
→
Rd8
—
1
Rd16+#xx:16
→
Rd16
—
[3]
2
Rd16+Rs16
→
Rd16
—
[3]
1
ERd32+#xx:32
→
ERd32
—
[4]
3
ERd32+ERs32
→
ERd32
—
[4]
1
Rd8+#xx:8+C
→
Rd8
—
[5]
1
Rd8+Rs8+C
→
Rd8
—
[5]
1
ERd32+1
→
ERd32
—
—
—
—
—
—
1
ERd32+2
→
ERd32
—
—
—
—
—
—
1
ERd32+4
→
ERd32
—
—
—
—
—
—
1
Rd8+1
→
Rd8
—
—
—
1
Rd16+1
→
Rd16
—
—
—
1
Rd16+2
→
Rd16
—
—
—
1
ERd32+1
→
ERd32
—
—
—
1
ERd32+2
→
ERd32
—
—
—
1
Rd8 decimal adjust
→
Rd8
—
*
*
1
Rd8-Rs8
→
Rd8
—
1
Rd16-#xx:16
→
Rd16
—
[3]
2
Operation
Condition Code
IH
N
Z
V
C
Advanced
No. of States
*
1
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
Содержание H8S/2645
Страница 4: ......
Страница 16: ......
Страница 58: ...26 ...
Страница 110: ...78 ...
Страница 120: ...88 ...
Страница 132: ...100 ...
Страница 160: ...128 ...
Страница 172: ...140 ...
Страница 235: ...203 Transfer SAR or DAR DAR or SAR Block area First block Nth block Figure 8 8 Memory Mapping in Block Transfer Mode ...
Страница 418: ...386 ...
Страница 444: ...412 ...
Страница 530: ...498 ...
Страница 562: ...530 ...
Страница 642: ...610 ...
Страница 662: ...630 ...
Страница 688: ...656 ...
Страница 756: ...724 ...
Страница 784: ...752 ...
Страница 812: ...780 ...
Страница 837: ...805 A 2 Instruction Codes Table A 2 shows the instruction codes ...
Страница 1152: ...1120 ...