800
Addressing Mode/
Instruction Length (Bytes)
Operand Size
#xx
Rn
@ERn
@(d,ERn)
@–ERn/@ERn+
@aa
@(d,PC)
@@aa
—
Mnemonic
Bcc
V=1
—
—
—
—
—
—
2
—
—
—
—
—
—
3
N=0
—
—
—
—
—
—
2
—
—
—
—
—
—
3
N=1
—
—
—
—
—
—
2
—
—
—
—
—
—
3
N
⊕
V=0
—
—
—
—
—
—
2
—
—
—
—
—
—
3
N
⊕
V=1
—
—
—
—
—
—
2
—
—
—
—
—
—
3
Z
∨
(N
⊕
V)=0
—
—
—
—
—
—
2
—
—
—
—
—
—
3
Z
∨
(N
⊕
V)=1
—
—
—
—
—
—
2
—
—
—
—
—
—
3
Operation
Condition Code
Branching
Condition
IH
N
Z
V
C
Advanced
No. of States
*
1
BVS d:8
—
2
BVS d:16
—
4
BPL d:8
—
2
BPL d:16
—
4
BMI d:8
—
2
BMI d:16
—
4
BGE d:8
—
2
BGE d:16
—
4
BLT d:8
—
2
BLT d:16
—
4
BGT d:8
—
2
BGT d:16
—
4
BLE d:8
—
2
BLE d:16
—
4
Содержание H8S/2645
Страница 4: ......
Страница 16: ......
Страница 58: ...26 ...
Страница 110: ...78 ...
Страница 120: ...88 ...
Страница 132: ...100 ...
Страница 160: ...128 ...
Страница 172: ...140 ...
Страница 235: ...203 Transfer SAR or DAR DAR or SAR Block area First block Nth block Figure 8 8 Memory Mapping in Block Transfer Mode ...
Страница 418: ...386 ...
Страница 444: ...412 ...
Страница 530: ...498 ...
Страница 562: ...530 ...
Страница 642: ...610 ...
Страница 662: ...630 ...
Страница 688: ...656 ...
Страница 756: ...724 ...
Страница 784: ...752 ...
Страница 812: ...780 ...
Страница 837: ...805 A 2 Instruction Codes Table A 2 shows the instruction codes ...
Страница 1152: ...1120 ...