Index
- 5
9
P
a
ra
met
e
rs
10
Device
Exp
la
n
at
ion
11
CP
U
M
odu
le
P
ro
cessi
ng
Ti
m
e
12
P
roc
e
d
ure
f
or W
rit
in
g
P
rog
ra
m t
o CP
U Mo
du
le
A
p
pe
nd
ic
e
s
In
de
x
Subroutine programs . . . . . . . . . . . . . . . . . . . . . . . 3-9
SW (Link special register) . . . . . . . . . . . . . . . . . 10-47
Switch setting
Intelligent function module switch setting. . . . . 6-42
System configuration
. . . . . . . . . . . . . . . . . . . . . . . .2-1,2-4,2-8,2-12,2-16
System interrupt setting. . . . . . . . . . . . . . . . . 9-4,9-16
System monitor . . . . . . . . . . . . . . . . . . . . . . . . . 6-156
System Protect . . . . . . . . . . . . . . . . . . . . . . . . . 6-146
[T]
T (Timer) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10-29
Time setting function (SNTP client) . . . . . . . . . . . 7-20
Timer [T] . . . . . . . . . . . . . . . . . .2-2,2-5,2-9,2-13,2-17
Timer function . . . . . . . . . . . . .2-3,2-7,2-11,2-15,2-19
Timer limit setting . . . . . . . . . . . . . . . . . . . . . 9-3,9-15
TR (SFC transition device) . . . . . . . . . . . . . . . 10-107
Tracking cable . . . . . . . . . . . . . . . . . . . . . . . . . . . A-38
Tracking execution time. . . . . . .2-1,2-4,2-8,2-12,2-16
[U]
U (I/O No. designation device) . . . . . . . . . . . . 10-108
U3En\G (Common device for multiple CPU)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10-61
U \G (Intelligent Function Module Device). . 10-59
Universal model QCPU . . . . . . . . . . . . . . . . . . . . A-37
Upgrade
Basic model QCPU upgrade . . . . . . . . . . . App-103
High Performance model QCPU Upgrade
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . App-106
Process CPU Upgreade. . . . . . . . . . . . . . . App-109
Redundant CPU Upgrade . . . . . . . . . . . . . App-110
Universal model QCPU Upgrade . . . . . . . . App-111
User memory area. . . . . . . . . . . . . . . . . . . . . . . . 6-80
User setting system area. . . . . . . . . . . . . . . . 5-4,5-21
[V]
V (Edge relay) . . . . . . . . . . . . . . . . . . . . . . . . . . 10-23
VD (Macro instruction argument device) . . . . . 10-109
[W]
W (Extended link register) . . . . . . . . . . . . . . . . . 10-84
W (Link register) . . . . . . . . . . . . . . . . . . . . . . . . 10-44
Watchdog timer (WDT) . . . . . . . . . . . . . . . . . . . 6-126
Watchdog timer setting . . . . . . . . . . . . . . . . . . . 6-126
Weight
CPU module. . . . . . . . . . . . .2-3,2-7,2-11,2-15,2-19
Write
Write to memory card. . . . . . . . . . . . . . . . . . . . 5-37
Write to program memory . . . . . . . . . . . . . 5-6,5-23
Write to standard RAM. . . . . . . . . . . . . . . . . . . 5-32
Write to standard ROM . . . . . . . . . . . . . . . . . . 5-29
Write to PLC (Flash ROM). . . . . . . . . . . . . . . . . . 5-41
[X]
X (Input). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10-10
X/Y assignment check . . . . . . . . . . . . . . . . . 9-12,9-28
[Y]
Y (Output) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10-12
[Z]
Z (Index Register) . . . . . . . . . . . . . . . . . . . . . . . 10-62
ZR (File register serial number access format)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10-79