11. Signals and Pinout
230
PowerSpan II User Manual
80A1010_MA001_09
Integrated Device Technology
www.idt.com
B8. PB_A[28]
J16. VSS
U2. PB_D[45]
B9. PB_A[31]
J17. VDD33
U3. PB_D[36]
B10. PB_BR1_
J18. VDD25
U4. PB_D[43]
B11. P1_AD[35]
J19. PCI_REQ[6]_
U5. VDD25
B12. P1_AD[37]
J20. P1_CBE[0]_
U6. VDD33
B13. P1_AD[43]
J21. P1_AD[4]
U7. VDD33
B14. P1_AD[39]
J22. P1_AD[9]
U8. VDD33
B15. P1_AD[47]
K1. PB_AP[2]
U9. VDD33
B16. P1_AD[49]
K2. PB_AP[3]
U10. VDD33
B17. P1_AD[57]
K3. PB_TSIZ[0]
U11. VDD33
B18. P1_AD[56]
K4. PB_AACK_
U12. VDD33
B19. P1_CBE[6]_
K5. VDD25
U13. VDD33
B20. P1_AD[59]
K6. VDD33
U14. VDD33
B21. VSS_IO
K7. VSS
U15. VDD33
B22. P1_VDDA
K8. VSS_IO
U16. VDD33
C1. PB_A[11]
K9. VSS_IO
U17. VDD33
C2. PB_BR2_
K10. VSS_IO
U18. VDD25
C3. VSS_IO
K11. VSS_IO
U19. PCI_REQ[7]_
C4. JT_TDI
K12. VSS_IO
U20. P1_AD[21]
C5. PB_A[15]
K13. VSS_IO
U21. P1_AD[16]
C6. PB_A[16]
K14. VSS_IO
U22. P1_IRDY_
C7. PB_A[18]
K15. VSS_IO
V1. PB_D[5]
C8. PB_A[25]
K16. VSS
V2. INT[5]_
C9. P1_RST_DIR
K17. VDD33
V3. PB_D[44]
C10. PB_DBG1_
K18. VDD25
V4. PB_D[37]
C11. P1_AD[33]
K19. P1_AD[1]
V5. PB_TEA_
C12. P1_AD[41]
K20. P1_AD[7]
V6. PB_D[35]
C13. P1_AD[44]
K21. P1_AD[12]
V7. VDD25
C14. P1_SERR_
K22. P1_AD[3]
V8. VDD25
C15. P1_AD[50]
L1. I2C_SCLK
V9. VDD25
C16. P1_AD[51]
L2. PB_AP[1]
V10. VDD25