11. Signals and Pinout
232
PowerSpan II User Manual
80A1010_MA001_09
Integrated Device Technology
www.idt.com
E4. PB_A[7]
M12. VSS_IO
W20. P1_AD[27]
E5. VSS_IO
M13. VSS_IO
W21. P1_AD[26]
E6. VDD25
M14. VSS_IO
W22. P1_AD[24]
E7. VDD25
M15. VSS_IO
Y1. PB_D[12]
E8. VDD25
M16. VSS
Y2. PB_D[28]
E9. VDD25
M17. VDD33
Y3. VSS_IO
E10. VDD25
M18. VDD25
Y4. PB_DVSS
E11. VDD25
M19. P1_AD[10]
Y5. PB_D[31]
E12. VDD25
M20. P1_AD[13]
Y6. PB_D[3]
E13. VDD25
M21. P1_AD[11]
Y7. PB_D[11]
E14. VDD25
M22. P1_GNT[4]_
Y8. PB_D[51]
E15. VDD25
N1. PB_D[7]
Y9. PB_D[27]
E16. VDD25
N2. PB_D[6]
Y10. PB_D[10]
E17. VDD25
N3. PB_D[22]
Y11. PB_D[58]
E18. P1_CBE[4]_
N4. PB_D[46]
Y12. PB_D[41]
E19. P1_GNT[1]_
N5. VDD25
Y13. PB_RSTCONF_
E20. P1_AD[46]
N6. VDD33
Y14. PB_D[1]
E21. P1_AD[42]
N7. VSS
Y15. P2_TEST1
E22. P1_ACK64_
N8. VSS_IO
Y16. PB_D[16]
F1. PB_A[0]
N9. VSS_IO
Y17. PB_DP[3]
F2. PB_TT[2]
N10. VSS_IO
Y18. PB_DP[0]
F3. PB_A[4]
N11. VSS_IO
Y19. PB_DP[1]
F4. PB_A[9]
N12. VSS_IO
Y20. P1_TRDY_
F5. VDD25
N13. VSS_IO
Y21. P1_AD[23]
F6. VSS_IO
N14. VSS_IO
Y22. P1_AD[28]
F7. VDD33
N15. VSS_IO
AA1. INT[3]_
F8. VDD33
N16. VSS
AA2. VSS_IO
F9. VDD33
N17. VDD33
AA3. PB_AVSS
F10. VDD33
N18. VDD25
AA4. PB_CLK
F11. VDD33
N19. P1_CBE[2]_
AA5. PB_D[38]
F12. VDD33
N20. PCI_GNT[6]_
AA6. PB_D[14]