11. Signals and Pinout
225
PowerSpan II User Manual
80A1010_MA001_09
Integrated Device Technology
www.idt.com
C8. PB_A[25]
M26. P1_AD[2]
AC24. VSS_IO
C9. PB_A[29]
N1. I2C_SCLK
AC25. P1_RST_
C10. PB_A[27]
N2. PB_TSIZ[0]
AC26. P1_AD[31]
C11. PB_GBL_
N3. PB_AP[3]
AD1. INT[3]_
C12. P1_AD[37]
N4. PB_AP[2]
AD2. PB_D[37]
C13. VSS_IO
N5. VSS_IO
AD3. PB_DVSS
C14. NC
N22. VSS_IO
AD4. PB_D[31]
C15. P1_SERR_
N23. P1_FRAME_
AD5. PB_D[38]
C16. P1_AD[53]
N24. P1_CBE[2]_
AD6. PB_D[14]
C17. P1_AD[57]
N25. P1_PERR_
AD7. PB_D[11]
C18. P1_AD[60]
N26. P1_STOP_
AD8. PB_D[51]
C19. P1_AD[61]
P1. PB_AP[1]
AD9. PB_D[42]
C20. P1_CBE[6]_
P2. NC
AD10. PB_D[50]
C21. P1_CBE[5]_
P3. PB_TA_
AD11. PB_D[34]
C22. P1_REQ[1]_
P4. PB_AP[0]
AD12. PB_D[2]
C23. P1_AD[46]
P5. VSS_IO
AD13. PB_D[33]
C24. VSS_IO
P22. VSS_IO
AD14. PB_D[9]
C25. PB_CI_
P23. P1_AD[17]
AD15. PB_D[48]
C26. PCI_REQ[5]_
P24. P1_AD[18]
AD16. P2_TEST1
D1. PB_A[8]
P25. P1_AD[19]
AD17. PB_DP[7]
D2. PB_A[11]
P26. P1_IRDY_
AD18. PB_DP[2]
D3. PB_A[7]
R1. VSS_IO
AD19. PB_DP[4]
D4. VSS
R2. PB_D[47]
AD20. PB_DP[1]
D5. PB_A[12]
R3. PB_D[22]
AD21. PB_D[0]
D6. PB_A[14]
R4. PB_D[7]
AD22. VSS
D7. JT_TMS
R5. VDD25
AD23. VSS_IO
D8. PB_A[23]
R22. VDD25
AD24. VSS_IO
D9. PB_A[24]
R23. P1_TEST1
AD25. NC
D10. PB_A[28]
R24. P1_AD[21]
AD26. VSS_IO
D11. PB_A[31]
R25. P1_AD[22]
AE1. VSS_IO
D12. P1_AD[35]
R26. P1_AD[16]
AE2. VSS_IO